亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Verilog基本電路設(shè)(shè)計(jì)(jì)指導(dǎo)(dǎo)書

  • 基于Verilog HDL語(yǔ)言的FPGA設(shè)計(jì)

    采用 Verilog HDL 語(yǔ)言在Altera 公司的FPGA 芯片上實(shí)現(xiàn)了RISC_CPU 的關(guān)鍵部件狀態(tài)控制器的設(shè)計(jì),以及在與其它各種數(shù)字邏輯設(shè)計(jì)方法的比較下,顯示出使用Verilog

    標(biāo)簽: Verilog FPGA HDL 語(yǔ)言

    上傳時(shí)間: 2013-07-06

    上傳用戶:也一樣請(qǐng)求

  • 基于ARMLinux嵌入式電能質(zhì)量監(jiān)測(cè)儀的研究與設(shè)計(jì)

    大量的電力電子裝置及非線性負(fù)荷在電力系統(tǒng)中廣泛的應(yīng)用,使電能質(zhì)量(Power Quality)問(wèn)題日益突出。電能質(zhì)量問(wèn)題不僅危害電力系統(tǒng)本身的安全及電網(wǎng)的穩(wěn)定運(yùn)行,對(duì)系統(tǒng)中用戶也造成嚴(yán)重威脅。因此,對(duì)電能質(zhì)量的實(shí)時(shí)監(jiān)測(cè)具有十分重要的意義。 論文首先介紹了電能質(zhì)量的概念,分析了國(guó)內(nèi)外電能質(zhì)量監(jiān)測(cè)的研究現(xiàn)狀及開發(fā)新型電能質(zhì)量監(jiān)測(cè)裝置的意義,同時(shí)對(duì)影響電能質(zhì)量的指標(biāo)參數(shù)的數(shù)字測(cè)量原理與算法進(jìn)行了深入的研究。在此基礎(chǔ)上,提出了以ARM9(s3c2410)芯片為CPU,以嵌入式Linux為軟件核心的電能質(zhì)量監(jiān)測(cè)裝置的總體設(shè)計(jì)思想。 論文建立了基于arm-1inux的嵌入式開發(fā)環(huán)境,完成了基本的硬件電路設(shè)計(jì)和軟件設(shè)計(jì)。硬件設(shè)計(jì)方面,根據(jù)電力系統(tǒng)中數(shù)據(jù)采集和處理的實(shí)際特點(diǎn),在前置測(cè)量采集模塊中,采用了ADS7864芯片設(shè)計(jì)了多通道信號(hào)采樣保持和快速轉(zhuǎn)換電路;利用鎖相環(huán)保證了多路信號(hào)的硬件同步采樣;在通訊方式上,除了采用RS-232通訊方式外,還采用了以太網(wǎng)和USB通訊方式,從而提高了裝置應(yīng)用的靈活性。軟件設(shè)計(jì)方面,依據(jù)裝置所要實(shí)現(xiàn)的功能,剪裁并成功移植了嵌入式linux內(nèi)核到ARM處理器中;完成了各應(yīng)用程序的編制,給出了詳細(xì)的程序流程圖;設(shè)計(jì)了基于Qt/Embedde的人機(jī)交互界面(GUI)。 基于arm-linux嵌入式電能質(zhì)量監(jiān)測(cè)儀不僅數(shù)據(jù)處理功能強(qiáng)、人機(jī)交互性好、系統(tǒng)升級(jí)簡(jiǎn)單、還能進(jìn)行遠(yuǎn)程監(jiān)控。在此基礎(chǔ)上可進(jìn)一步開發(fā),向微型化、高度智能化等方向發(fā)展,以滿足不同場(chǎng)合的需求,具有較大的使用價(jià)值和廣闊的應(yīng)用前景。

    標(biāo)簽: ARMLinux 嵌入式 電能質(zhì)量 監(jiān)測(cè)儀

    上傳時(shí)間: 2013-05-16

    上傳用戶:frank1234

  • 基于ARM的高級(jí)數(shù)據(jù)鏈路控制規(guī)程研究

    高級(jí)數(shù)據(jù)鏈路控制規(guī)程,是由ISO開發(fā),面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)牡忍攸c(diǎn),是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一。隨著大規(guī)模電路的集成度和工藝水平不斷提高,ARM處理器上的高級(jí)數(shù)據(jù)鏈路控制器外設(shè),幾乎涵蓋了HDLC規(guī)程常用的大部分子集。利用ARM芯片對(duì)HDLC通信過(guò)程進(jìn)行控制,將具有成本低廉、靈活性好、便于擴(kuò)展為操作系統(tǒng)下的應(yīng)用程序等優(yōu)點(diǎn)。本文在這一背景下,提出了在ARM下實(shí)現(xiàn)鏈路層傳輸?shù)姆桨福诜桨钢袑?shí)現(xiàn)了基于HDLC協(xié)議子集的簡(jiǎn)單協(xié)議。 本文以嵌入式的高速發(fā)展為背景,對(duì)基于ARM核微處理器的鏈路層通信規(guī)程進(jìn)行研究,闡述了HDLC幀的結(jié)構(gòu)、特點(diǎn)和工作原理,提出了在ARM芯片上實(shí)現(xiàn)HDLC規(guī)程的兩種方法,同時(shí)給出其設(shè)計(jì)方案、關(guān)鍵代碼和調(diào)試方法。其中,重點(diǎn)對(duì)無(wú)操作系統(tǒng)時(shí)中斷模式下,以及基于操作系統(tǒng)時(shí)ARM芯片上實(shí)現(xiàn)HDLC規(guī)程的方法進(jìn)行了探討設(shè)計(jì)。

    標(biāo)簽: ARM 高級(jí)數(shù)據(jù)鏈路控制規(guī)程

    上傳時(shí)間: 2013-08-04

    上傳用戶:時(shí)代將軍

  • 基于ARM的數(shù)據(jù)采集卡研制

    根據(jù)機(jī)械電子工程類專業(yè)測(cè)控實(shí)驗(yàn)教學(xué)平臺(tái)數(shù)據(jù)采集的需要,在綜合考慮成本和性能基礎(chǔ)上,提出以為主處理芯片的數(shù)據(jù)采集卡設(shè)計(jì)方案。 該方案的主要特點(diǎn)是,使用基于ARM7TDMI內(nèi)核的,工作主頻最高可達(dá)44MHz;內(nèi)置高性能的ADC和DAC模塊,采樣速度最高可達(dá)1MSPS,采樣精度為12位;模擬信號(hào)輸入通道最多可達(dá)16路,模擬信號(hào)輸出通道最高可達(dá)4路;具有豐富的外設(shè)資源可以使用,GPIO口數(shù)目最高可達(dá)40個(gè)。 在設(shè)計(jì)中采用了模塊化思想,將系統(tǒng)分為四個(gè)功能模塊:主模塊的功能是控制ADC進(jìn)行信號(hào)采集和DAC進(jìn)行模擬信號(hào)輸出;模擬信號(hào)模塊的作用是對(duì)傳感器輸入信號(hào)和DAC輸出波形進(jìn)行簡(jiǎn)單的調(diào)理;數(shù)字信號(hào)模塊引出32路數(shù)字I/O口,可用于需要采集數(shù)字量的場(chǎng)合;JTAG模塊可進(jìn)行程序的調(diào)試和下載,對(duì)于數(shù)據(jù)采集卡的二次開發(fā)有很大的作用。 在本數(shù)據(jù)采集卡上,嘗試進(jìn)行了μC/OSⅡ操作系統(tǒng)的移植,成功實(shí)現(xiàn)了四個(gè)任務(wù)的管理。在實(shí)際應(yīng)用中,工作數(shù)小時(shí)仍可保持正常的運(yùn)行。 為檢驗(yàn)數(shù)據(jù)采集卡的串口通訊能力,利用LabVIEW程序讀取下位機(jī)串口發(fā)送的已采集到的數(shù)據(jù),進(jìn)行波形圖繪制。 為檢驗(yàn)本數(shù)據(jù)采集卡的ADC和DAC精度,設(shè)計(jì)實(shí)驗(yàn)利用DAC輸出波形,并利用ADC將采集到的波形通過(guò)LabVIEW顯示,測(cè)量結(jié)果顯示兩者電壓值誤差均在可允許的3LSB(Least Significant Bit)范圍內(nèi),表明本數(shù)據(jù)采集卡已基本實(shí)現(xiàn)預(yù)期設(shè)計(jì)指標(biāo)。

    標(biāo)簽: ARM 數(shù)據(jù)采集卡

    上傳時(shí)間: 2013-04-24

    上傳用戶:bruce

  • verilog超詳細(xì)教程

    詳細(xì)介紹verilog的編程,從初級(jí)道高級(jí)的進(jìn)階,也可日后作為工具書進(jìn)行查詢

    標(biāo)簽: verilog 教程

    上傳時(shí)間: 2013-04-24

    上傳用戶:a673761058

  • Verilog HDL程序設(shè)計(jì)教程

    Verilog HDL程序設(shè)計(jì)教程,一本實(shí)用的教程,值得一看。

    標(biāo)簽: Verilog HDL 程序設(shè)計(jì) 教程

    上傳時(shí)間: 2013-05-26

    上傳用戶:cy_ewhat

  • 基于ARM的多路串行和以太網(wǎng)通信技術(shù)的研究與應(yīng)用

    近年來(lái),隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對(duì)數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對(duì)串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來(lái)實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),通過(guò)比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對(duì)串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對(duì)系統(tǒng)的啟動(dòng)代碼、串行通信協(xié)議、串口驅(qū)動(dòng)以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測(cè)試與分析,達(dá)到了設(shè)計(jì)要求。

    標(biāo)簽: ARM 多路 串行 以太網(wǎng)

    上傳時(shí)間: 2013-07-31

    上傳用戶:aeiouetla

  • 基于Verilog語(yǔ)言的實(shí)用FPGA設(shè)計(jì)(美)科夫曼

    基于Verilog語(yǔ)言的實(shí)用FPGA設(shè)計(jì)(美),國(guó)外verilog標(biāo)準(zhǔn)權(quán)威教材,現(xiàn)貢獻(xiàn)出來(lái),不下別后悔~~

    標(biāo)簽: Verilog FPGA 語(yǔ)言

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhyiroy

  • 基于ARM的可編程控制器的研制

    本文對(duì)基于ARM的可編程控制器進(jìn)行了研究。本文研制的可編程控制器配置簡(jiǎn)單,擴(kuò)展方便,抗干擾能力強(qiáng),可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關(guān)量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關(guān)量;能夠采集6路溫度信號(hào):可以應(yīng)用于開關(guān)量的邏輯控制;能實(shí)現(xiàn)簡(jiǎn)單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業(yè)控制的要求。

    標(biāo)簽: ARM 可編程控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:LSPSL

  • verilog lcd1602顯示

    基于verilog的lcd1602顯示 基于verilog的lcd1602顯示 基于verilog的lcd1602顯示

    標(biāo)簽: verilog 1602 lcd

    上傳時(shí)間: 2013-04-24

    上傳用戶:懶龍1988

主站蜘蛛池模板: 吴江市| 舞钢市| 登封市| 吉水县| 甘泉县| 嘉荫县| 绥宁县| 偏关县| 瑞安市| 平陆县| 汝南县| 乌拉特前旗| 双桥区| 武隆县| 德安县| 富裕县| 盐山县| 定南县| 迁安市| 改则县| 天津市| 津市市| 桑日县| 绍兴市| 普兰县| 沾益县| 静乐县| 买车| 利川市| 达州市| 南投县| 彰化县| 葵青区| 平安县| 东港市| 武陟县| 宜君县| 天峻县| 通榆县| 宜昌市| 阿城市|