07電子設(shè)計大賽論文 2007年全國電子設(shè)計大賽論文(A~J題)
標(biāo)簽: 2007 全國電子 設(shè)計大賽 論文
上傳時間: 2013-05-26
上傳用戶:qoovoop
用Verilog實(shí)現(xiàn)的以太網(wǎng)接口!!!!!!!!!!!!!!!!!!
標(biāo)簽: Verilog 以太網(wǎng)接口
上傳時間: 2013-07-13
上傳用戶:LSPSL
I2C控制的VERILOG原碼。從國外網(wǎng)站搞來的,比較實(shí)用。
標(biāo)簽: verilog i2c
上傳時間: 2013-04-24
上傳用戶:aappkkee
介紹單電源、低功耗、高精度 A/D轉(zhuǎn)換器 AD7714的特點(diǎn)、內(nèi)部寄存器結(jié)構(gòu)和外部接口;詳細(xì)闡述 AD7714與單片機(jī) AT89C51的接口技術(shù)。
標(biāo)簽: 7714 AD 單電源 低功耗
上傳時間: 2013-06-30
上傳用戶:CSUSheep
本文介紹一種多通道的 12 位串行A/D 轉(zhuǎn)換器TLV2543 的功能特點(diǎn)和工作過程,討論了軟件編程輸入數(shù)據(jù)對器件工作方式的選擇,簡要敘述了器件時的工作時序,并給出TLV2543 與8
標(biāo)簽: D-TLV 87C51 2543 接口應(yīng)用
上傳時間: 2013-07-23
上傳用戶:zhangsan123
采用 Verilog HDL 語言在Altera 公司的FPGA 芯片上實(shí)現(xiàn)了RISC_CPU 的關(guān)鍵部件狀態(tài)控制器的設(shè)計,以及在與其它各種數(shù)字邏輯設(shè)計方法的比較下,顯示出使用Verilog
標(biāo)簽: Verilog FPGA HDL 語言
上傳時間: 2013-07-06
上傳用戶:也一樣請求
SoC(System On a Chip)又稱為片上系統(tǒng),是指將微處理器、模擬IP核、數(shù)字IP核和存儲器(或片外存儲器接口)集成在單一芯片上。SoC產(chǎn)品不斷朝著體積小、功能強(qiáng)的方向發(fā)展,芯片內(nèi)部整合越來越多的功能。ARM架構(gòu)作為嵌入式系統(tǒng)流行的應(yīng)用,其應(yīng)用的擴(kuò)展面臨軟件擴(kuò)充的問題,而X86平臺上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺,則可以在一定程度上解決軟件擴(kuò)充的問題。 本論文針對X86指令在ARM中兼容的應(yīng)用,以智能手機(jī)的應(yīng)用為例,提出了基于ARM嵌入式平臺,使用X86指令到ARM指令的二進(jìn)制翻譯模塊,達(dá)到對X86指令的兼容。主要研究ARM公司的片上總線系統(tǒng)——AMBA AHB和AMBA APB片上總線標(biāo)準(zhǔn)。對Multi-layer總線結(jié)構(gòu)進(jìn)行研究,分析了Multi-layer AHB系統(tǒng)中使用的Bus Matrix模塊的結(jié)構(gòu),從Bus Matrix模塊的內(nèi)部矩陣結(jié)構(gòu)和系統(tǒng)架構(gòu)兩方面針對系統(tǒng)的特點(diǎn)作出優(yōu)化。 最后介紹了論文采用的事物級模型與Verilog HDL協(xié)同仿真的方法和系統(tǒng)的控制過程,通過仿真結(jié)果的比較,驗證了利用二進(jìn)制翻譯模塊實(shí)現(xiàn)X86指令執(zhí)行的可行性和優(yōu)化后的架構(gòu)較適合于X86翻譯系統(tǒng)的應(yīng)用。
標(biāo)簽: ARM X86 SoC
上傳時間: 2013-06-28
上傳用戶:釣鰲牧馬
IPC-A-610D 電子組件的可接受性
標(biāo)簽: IPC-A 610 英文
上傳用戶:tdyoung
詳細(xì)介紹verilog的編程,從初級道高級的進(jìn)階,也可日后作為工具書進(jìn)行查詢
標(biāo)簽: verilog 教程
上傳用戶:a673761058
Verilog HDL程序設(shè)計教程,一本實(shí)用的教程,值得一看。
標(biāo)簽: Verilog HDL 程序設(shè)計 教程
上傳用戶:cy_ewhat
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1