亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Verlog ISE FPGA

  • FPGA設(shè)計(jì)全流程

    FPGA設(shè)計(jì)全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫(kù)\\r\\n第二章 調(diào)用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項(xiàng)目執(zhí)行\(zhòng)\r\\n第五章 不同類型結(jié)構(gòu)的仿真

    標(biāo)簽: FPGA 流程

    上傳時(shí)間: 2013-08-20

    上傳用戶:cuibaigao

  • 在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面

    在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過(guò)Xilinx ISE在Modelsim下進(jìn)行了仿真。

    標(biāo)簽: FPGA 數(shù)字信號(hào)處理 方面

    上傳時(shí)間: 2013-08-30

    上傳用戶:宋桃子

  • < FPGA數(shù)字電子系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例導(dǎo)航> 一書的代碼

    < FPGA數(shù)字電子系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例導(dǎo)航> 一書的代碼,F(xiàn)PGA數(shù)字電子系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例導(dǎo)航,用硬件描述語(yǔ)言編寫的,I2C,UART,USB,VGA,CAN-BUS,網(wǎng)絡(luò)等等的書籍配套原代碼。。。。\r\n使用方法:\r\n1.拷貝到硬盤。\r\n2.用ISE創(chuàng)建項(xiàng)目,分別加入各個(gè)代碼文件,即可。

    標(biāo)簽: FPGA 數(shù)字電子 開(kāi)發(fā)實(shí)例 導(dǎo)航

    上傳時(shí)間: 2013-08-31

    上傳用戶:CHINA526

  • 采用FPGA模擬高動(dòng)態(tài)GPS信號(hào)源中的C/A碼產(chǎn)生器

    本文:采用了FPGA方法來(lái)模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過(guò)硬件描述語(yǔ)言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜合。

    標(biāo)簽: FPGA GPS 模擬 動(dòng)態(tài)

    上傳時(shí)間: 2013-08-31

    上傳用戶:pwcsoft

  • 基于FPGA的usb程序

    基于FPGA的usb程序,采用VHDL語(yǔ)言編寫。\r\n開(kāi)發(fā)環(huán)境為ISE或者M(jìn)AXPLUS2。

    標(biāo)簽: FPGA usb 程序

    上傳時(shí)間: 2013-09-03

    上傳用戶:libenshu01

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL語(yǔ)言編寫,包含多個(gè)子模塊。\r\n在ISE或FPGA的其它開(kāi)發(fā)環(huán)境下新建一個(gè)工程,然后將文檔中的各個(gè)模塊程序添加進(jìn)去,即可運(yùn)行仿真。源程序已經(jīng)過(guò)本人的仿真驗(yàn)證。

    標(biāo)簽: FPGA UART 串行通信 控制器

    上傳時(shí)間: 2013-09-03

    上傳用戶:xieguodong1234

  • FPGA在新型激光光幕靶中的應(yīng)用

    結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對(duì)傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯(cuò)報(bào)、漏報(bào),無(wú)法測(cè)試子彈連發(fā)坐標(biāo)等問(wèn)題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計(jì)方法。設(shè)計(jì)中采用了自頂向下的設(shè)計(jì)方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個(gè)模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計(jì)、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。

    標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用

    上傳時(shí)間: 2013-12-19

    上傳用戶:haoxiyizhong

  • Xilinx FPGA設(shè)計(jì)實(shí)例介紹

      電子發(fā)燒友網(wǎng):針對(duì)目前電子發(fā)燒友網(wǎng)舉辦的“玩轉(zhuǎn)FPGA:iPad2,賽靈思開(kāi)發(fā)板等你拿”,小編在電話回訪過(guò)程中留意到有很多參賽選手對(duì)Xilinx 公司的FPGA及其設(shè)計(jì)流程不是很熟悉,所以特意在此整理了一些相關(guān)知識(shí),希望對(duì)大家有所幫助。當(dāng)然也希望Xilinx  FPGA愛(ài)好者能跟我們一起來(lái)探討學(xué)習(xí)!   本文主要幫助大家熟悉利用ISE進(jìn)行Xilinx 公司FPGA 代碼開(kāi)發(fā)的基本流程。主要是幫助初學(xué)者了解和初步掌握 ISE 的使用,不需要 FPGA 的開(kāi)發(fā)基礎(chǔ),所以對(duì)每個(gè)步驟并不進(jìn)行深入的討論。 圖 實(shí)例顯示成果圖

    標(biāo)簽: Xilinx FPGA 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-11-06

    上傳用戶:時(shí)代將軍

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語(yǔ)言編寫出源程序,在Virtex-II Pro 開(kāi)發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-11-06

    上傳用戶:liu123

  • 數(shù)字成形濾波器設(shè)計(jì)及FPGA實(shí)現(xiàn)

    本文對(duì)數(shù)字基帶信號(hào)脈沖成型濾波的應(yīng)用、原理及實(shí)現(xiàn)進(jìn)行了研究。首先介紹了數(shù)字成型濾波的應(yīng)用意義并分析了模擬和數(shù)字兩種硬件實(shí)現(xiàn)方法,接著介紹了成形濾波器設(shè)計(jì)所需要MATLAB軟件,以及利用ISE system generator在FPGA上進(jìn)行濾波器實(shí)現(xiàn)的優(yōu)勢(shì)。文中給出了成形濾波函數(shù)的數(shù)學(xué)模型,討論了幾種常用成形濾波函數(shù)的傳輸特性以及對(duì)傳輸系統(tǒng)信號(hào)誤碼率的影響。然后介紹了本次設(shè)計(jì)中使用到的數(shù)字成形濾波器設(shè)計(jì)的幾種FIR濾波器結(jié)構(gòu)。把各種設(shè)計(jì)方案進(jìn)行仿真,比較仿真結(jié)果,最后根據(jù)實(shí)際應(yīng)用的情況并結(jié)合設(shè)計(jì)仿真中出現(xiàn)的問(wèn)題進(jìn)行分析,得出各種設(shè)計(jì)結(jié)構(gòu)的優(yōu)缺點(diǎn)以及適合應(yīng)用的場(chǎng)合。

    標(biāo)簽: FPGA 數(shù)字 成形 濾波器設(shè)計(jì)

    上傳時(shí)間: 2013-10-18

    上傳用戶:aesuser

主站蜘蛛池模板: 东宁县| 邓州市| 保定市| 柳河县| 广饶县| 中山市| 和林格尔县| 千阳县| 五家渠市| 芜湖市| 赣榆县| 寿宁县| 镶黄旗| 涡阳县| 赞皇县| 馆陶县| 安顺市| 潜山县| 山西省| 淳安县| 合肥市| 苗栗县| 乐平市| 元谋县| 津南区| 资源县| 怀来县| 新绛县| 伊金霍洛旗| 赣榆县| 调兵山市| 德格县| 琼海市| 灵石县| 达孜县| 积石山| 石渠县| 泰顺县| 湾仔区| 喜德县| 岫岩|