亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Verlog ISE FPGA

  • FPGA的集成開發環境ISE中課仿真的Verilog代碼集錦

    FPGA的集成開發環境ISE中課仿真的Verilog代碼集錦,基本是整個數字電路中的所有代碼

    標簽: Verilog FPGA ISE 集成開發環境

    上傳時間: 2017-07-02

    上傳用戶:xiaoyunyun

  • 基于FPGA的以太網接口的實現。 使用方法: 1.拷貝到硬盤。 2.用ISE創建項目

    基于FPGA的以太網接口的實現。 使用方法: 1.拷貝到硬盤。 2.用ISE創建項目,分別加入各個代碼文件,即可。

    標簽: FPGA ISE 以太網接口 硬盤

    上傳時間: 2014-01-02

    上傳用戶:清風冷雨

  • 異步FIFO的FPGA實現,XILINX FPGA, ISE ,VHDL語言實現

    異步FIFO的FPGA實現,XILINX FPGA, ISE ,VHDL語言實現

    標簽: FPGA XILINX FIFO VHDL

    上傳時間: 2017-09-09

    上傳用戶:秦莞爾w

  • FPGA/CPLD設計工具——Xilinx ISE使用詳解 378頁 71.7M.pdf

    可編程邏輯器件相關專輯 96冊 1.77GFPGA/CPLD設計工具——Xilinx ISE使用詳解 378頁 71.7M.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 基于Xilinx-ISE-124的FPGA設計規程

    基于Xilinx-ISE-124的FPGA設計規程這是一份非常不錯的資料,歡迎下載,希望對您有幫助!

    標簽: fpga

    上傳時間: 2022-03-05

    上傳用戶:XuVshu

  • fpga ubs通訊模塊 verlog語言 使用EZ-USB FX2

    fpga ubs通訊模塊 verlog語言 使用EZ-USB FX2

    標簽: fpga ubs 通訊模塊 verlog

    上傳時間: 2022-06-25

    上傳用戶:20125101110

  • XILINX FPGA ISE 下載教程.pdf

    XILINX FPGA ISE 下載教程,基于ISE 14.7軟件詳細講解基于ISE環境下載.bit文件和配置Flash文件的方法

    標簽: xilinx fpga ise CPLD

    上傳時間: 2022-07-04

    上傳用戶:

  • 多功能車輛總線控制器的FPGA設計與開發.rar

    隨著計算機網絡與嵌入式控制技術的迅速發展,作為傳統運輸行業的鐵路系統對此也有了新的要求,列車通信網絡應運而生。經過多年的發展,國際電工委員會(IEC)為了規范列車通信網絡,于1999年通過了IEC61375-1標準。該標準將列車通信網絡分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標準通信介質,為掛在其上的設備傳輸和交換數據。而多功能車輛總線控制器(MVBC)是MVB與MVB實際物理層之間的接口,其主要實現MVB數據鏈路層的功能。由于該項關鍵技術仍被國外公司壟斷,因此開發具有自主知識產權的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標準。根據MVBC的技術特點,本文提出了使用FPGA來實現其具體功能的方案。掛在MVB總線上的設備分為五類,他們的功能各不相同。而支持4類設備的MVBC具有設備狀態、過程數據、消息數據通信和總線管理功能,并且兼容2類和3類設備。本文的目的就是用FPGA實現支持4類設備的MVBC。 本文采用自頂向下的設計方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發流程中,使用Xilinx的ISE集成開發環境。使用Verilog HDL硬件描述語言對上述各個模塊進行RTL級描述,并用Synplify Pro進行綜合。最后,在ModelSim中對各個模塊進行了布線后仿真和驗證。 在實驗室條件下,通過嚴格的仿真驗證后,其結果證明了本文設計的模塊達到了IEC61375-1標準的要求。因此,用FPGA實現MVBC這一方案具有可操作性。 關鍵詞:列車通信網;多功能車輛總線;多功能車輛總線控制器;現場可編程門陣列

    標簽: FPGA 多功能 總線控制器

    上傳時間: 2013-07-18

    上傳用戶:wxhwjf

  • 基于FPGA的通用異步收發器的設計.rar

    通用異步收發器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數據傳輸的串行通信接口,被廣泛應用于微機和外設之間的數據交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數據傳輸速率比較慢,難以滿足高速率數據傳輸的場合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實現PC機和FPGA芯片之間的通信,勢必會增加接口連線的復雜程度以及降低整個系統的穩定性和有效性。 本課題就是針對UART的特點以及FPGA設計具有可移植性的優勢,提出了一種基于FPGA芯片的嵌入式UART設計方法,其中主要包括狀態機的描述形式以及自頂向下的設計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內部,這樣不僅能解決傳統UART芯片的缺點而且同時也使整個系統變得更加具有緊湊性以及可靠性。 本課題所設計的LIART支持標準的RS-232C傳輸協議,主要設計有發送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數據緩沖區FIFO模塊。該模塊具有可變的波特率、數據幀長度以及奇偶校驗方式,還有多種中斷源、中斷優先級、較強的抗干擾數據接收能力以及芯片內部自診斷的能力,模塊內分開的接收和發送數據緩沖寄存器能實現全雙工通信。除此之外最重要的是利用IP模塊復用技術設計數據緩沖區FIFO,采用兩種可選擇的數據緩沖模式。這樣既可以應用于高速的數據傳輸環境,也能適合低速的數據傳輸場合,因此可以達到資源利用的最大化。 在具體的設計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發環境中對各個功能模塊進行綜合優化、仿真驗證以及下載實現。各項數據結果表明,本課題中所設計的UART滿足預期設計目標。

    標簽: FPGA 異步收發器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的浮點運算器設計.rar

    隨著電子工業應用領域需求的增長,要實現復雜程度較高的數字電子系統,對數據處理能力提出越來越高的要求。定點運算已經很難滿足高性能數字系統的需要,而浮點數相對于定點數,具有表述范圍寬,有效精度高等優點,在航空航天、遙感、機器人技術以及涉及指數運算和信號處理等領域有著廣泛的應用。對浮點運算的要求主要體現在兩個方面:一是速度,即如何快速有效的完成浮點運算;二是精度,即浮點運算能夠提供多少位的有效數字。 計算機性價比的提高以及可編程邏輯器件的出現,對傳統的數字電子系統設計方法進行了變革。FPGA(Field Programmable Gate Array,現場可編程門陣列)讓設計師通過設計芯片來實現電子系統的功能,將傳統的固件選用及電路板設計工作放在芯片設計中進行。FPGA可以完成極其復雜的時序與組合邏輯電路功能,適用于高速、高密度,如運算器、數字濾波器、二維卷積器等具有復雜算法的邏輯單元和信號處理單元的邏輯設計領域。 鑒于FPGA技術的特點和浮點運算的廣泛應用,本文基于FPGA將浮點運算結合實際應用設計一個觸摸式浮點計算器,主要目的是通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能。 (1)給出系統的整體框架設計和各模塊的實現,包括芯片的選擇、各模塊之間的時序以及控制、每個運算模塊詳細的工作原理和算法設計流程; (2)通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能; (3)在Xilinx ISE環境下,對系統的主要模塊進行開發設計及功能仿真,驗證了基于FPGA的浮點運算。

    標簽: FPGA 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:咔樂塢

主站蜘蛛池模板: 金溪县| 丹东市| 南川市| 东山县| 商都县| 阿拉尔市| 炎陵县| 云阳县| 陆川县| 凤台县| 如东县| 汶川县| 东平县| 东乌| 濮阳市| 略阳县| 青田县| 尚志市| 兰西县| 淮滨县| 讷河市| 子长县| 横峰县| 观塘区| 普陀区| 仁化县| 东海县| 邢台县| 米易县| 姚安县| 法库县| 铜山县| 四会市| 库尔勒市| 丹巴县| 西青区| 阿合奇县| 孝感市| 常熟市| 余江县| 乐至县|