亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Xilinx ise設(shè)(shè)計(jì)(jì)開發(fā)(fā)套件

  • 在文件夾YL2440_CPLD中有做好的CPLD工程

    在文件夾YL2440_CPLD中有做好的CPLD工程,請(qǐng)用Xilinx ISE 6.2打開.

    標(biāo)簽: CPLD 2440 YL 工程

    上傳時(shí)間: 2013-08-26

    上傳用戶:cainaifa

  • 在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面

    在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過(guò)Xilinx ISE在Modelsim下進(jìn)行了仿真。

    標(biāo)簽: FPGA 數(shù)字信號(hào)處理 方面

    上傳時(shí)間: 2013-08-30

    上傳用戶:宋桃子

  • Xilinx UltraScale:為您未來(lái)架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時(shí)還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計(jì)套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時(shí)還能智能地解決先進(jìn)工藝節(jié)點(diǎn)上的頭號(hào)系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計(jì)可以在不降低性能的前提下達(dá)到實(shí)現(xiàn)超過(guò)90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時(shí)鐘,從而將時(shí)鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無(wú)需再使用會(huì)造成時(shí)延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時(shí)序收斂問(wèn)題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲(chǔ)器帶寬   • 顯著增強(qiáng)DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計(jì)人員開啟了一個(gè)全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-11-17

    上傳用戶:皇族傳媒

  • 克服能量采集無(wú)線感測(cè)器設(shè)計(jì)挑戰(zhàn)

    無(wú)線感測(cè)器已變得越來(lái)越普及,短期內(nèi)其開發(fā)和部署數(shù)量將急遽增加。而無(wú)線通訊技術(shù)的突飛猛進(jìn),也使得智慧型網(wǎng)路中的無(wú)線感測(cè)器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無(wú)線感測(cè)器系統(tǒng)相繼問(wèn)市。儘管如此,工程師仍面臨一個(gè)重大的挑戰(zhàn):即電源消耗。

    標(biāo)簽: 能量采集 無(wú)線感測(cè)器

    上傳時(shí)間: 2013-10-30

    上傳用戶:wojiaohs

  • Xilinx UltraScale:為您未來(lái)架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時(shí)還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計(jì)套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時(shí)還能智能地解決先進(jìn)工藝節(jié)點(diǎn)上的頭號(hào)系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計(jì)可以在不降低性能的前提下達(dá)到實(shí)現(xiàn)超過(guò)90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時(shí)鐘,從而將時(shí)鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無(wú)需再使用會(huì)造成時(shí)延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時(shí)序收斂問(wèn)題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲(chǔ)器帶寬   • 顯著增強(qiáng)DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計(jì)人員開啟了一個(gè)全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時(shí)間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    設(shè)計(jì)了一個(gè)基于FPGA的數(shù)據(jù)采集系統(tǒng),并用Verilog HDL語(yǔ)言作為描述語(yǔ)言實(shí)現(xiàn)了對(duì)TLC0820的采樣控制和FPGA的數(shù)據(jù)處理等過(guò)程的控制,以Xilinx ISE 9.1i軟件為平臺(tái),進(jìn)行了設(shè)計(jì)輸入、分析與綜合、仿真與驗(yàn)證等過(guò)程仿真實(shí)現(xiàn)了這一系統(tǒng)。

    標(biāo)簽: FPGA 數(shù)據(jù)采集 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-10-08

    上傳用戶:13686209316

  • 這是用verilog寫的一個(gè)簡(jiǎn)單的處理器

    這是用verilog寫的一個(gè)簡(jiǎn)單的處理器,雖然只具有5個(gè)指令,但是可以透過(guò)這個(gè)範(fàn)例,來(lái)了解到cpu的架構(gòu),與如何開發(fā)處理器,相信會(huì)有很大的啟發(fā)。

    標(biāo)簽: verilog

    上傳時(shí)間: 2014-12-08

    上傳用戶:ikemada

  • Realtek RTD2523方案的全部源代碼

    Realtek RTD2523方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。

    標(biāo)簽: Realtek 2523 RTD 方案

    上傳時(shí)間: 2015-05-13

    上傳用戶:D&L37

  • 最近去看監(jiān)視器材,看到他們的監(jiān)視軟體 就突發(fā)奇想自己來(lái)寫一個(gè)看看 程式會(huì)把移動(dòng)中的物體用綠色框框起來(lái) 並且把當(dāng)時(shí)的影像存成jpg檔(我把這個(gè)功能註解起來(lái)了) 我這個(gè)程式是在Ultr

    最近去看監(jiān)視器材,看到他們的監(jiān)視軟體 就突發(fā)奇想自己來(lái)寫一個(gè)看看 程式會(huì)把移動(dòng)中的物體用綠色框框起來(lái) 並且把當(dāng)時(shí)的影像存成jpg檔(我把這個(gè)功能註解起來(lái)了) 我這個(gè)程式是在UltraEdit(類似記事本)下寫成的 程式裡用到JMF套件 主程式是webcamCapture.java

    標(biāo)簽: Ultr jpg 程式 器材

    上傳時(shí)間: 2015-05-22

    上傳用戶:zaizaibang

  • Novatek NT68521A方案的全部源代碼

    Novatek NT68521A方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。

    標(biāo)簽: Novatek 68521A 68521 NT

    上傳時(shí)間: 2014-01-05

    上傳用戶:凌云御清風(fēng)

主站蜘蛛池模板: 安阳县| 会昌县| 保亭| 岳普湖县| 璧山县| 同仁县| 灵丘县| 奉新县| 锡林浩特市| 德钦县| 泽库县| 溧水县| 邹平县| 太仓市| 定南县| 西贡区| 潼关县| 上杭县| 金阳县| 永安市| 靖远县| 郧西县| 观塘区| 前郭尔| 巴彦淖尔市| 玉树县| 远安县| 安西县| 麻栗坡县| 遵义县| 五原县| 大兴区| 垣曲县| 佛教| 县级市| 鹤山市| 望都县| 新昌县| 佛冈县| 开平市| 荆州市|