亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Xilinx-Spartan

  • 2.1 XILINX FPGA器件

    2.1 XILINX FPGA器件

    標(biāo)簽: XILINX FPGA 2.1 器件

    上傳時間: 2013-10-24

    上傳用戶:qq527891923

  • Xilinx UltraScale:為您未來架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進(jìn)工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達(dá)到實現(xiàn)超過90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • Xilinx UltraScale:新一代架構(gòu)滿足您的新一代架構(gòu)需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-11-21

    上傳用戶:wxqman

  • spartan-3e-FPGA開發(fā)板

    spartan-3e-FPGA開發(fā)板

    標(biāo)簽: spartan e-FPGA 開發(fā)板

    上傳時間: 2015-01-01

    上傳用戶:lml1234lml

  • Spartan-3E開發(fā)板用戶說明

    Spartan-3E開發(fā)板用戶說明。

    標(biāo)簽: Spartan 開發(fā)板 用戶

    上傳時間: 2013-10-24

    上傳用戶:rnsfing

  • 利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口

    FPGA 設(shè)計人員在滿足關(guān)鍵時序余量的同時力爭實現(xiàn)更高性能,在這種情況下,存儲器接口的設(shè)計是一個一向構(gòu)成艱難而耗時的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計變得更簡單、更可

    標(biāo)簽: Xilinx FPGA 存儲器接口 生成器

    上傳時間: 2013-11-06

    上傳用戶:372825274

  • Spartan+3E中文用戶指南

    Spartan+3E中文用戶指南。

    標(biāo)簽: Spartan 用戶

    上傳時間: 2015-01-01

    上傳用戶:1234321@q

  • Xilinx FPGA集成電路的動態(tài)老化試驗

      3 FPGA設(shè)計流程   完整的FPGA 設(shè)計流程包括邏輯電路設(shè)計輸入、功能仿真、綜合及時序分析、實現(xiàn)、加載配置、調(diào)試。FPGA 配置就是將特定的應(yīng)用程序設(shè)計按FPGA設(shè)計流程轉(zhuǎn)化為數(shù)據(jù)位流加載到FPGA 的內(nèi)部存儲器中,實現(xiàn)特定邏輯功能的過程。由于FPGA 電路的內(nèi)部存儲器都是基于RAM 工藝的,所以當(dāng)FPGA電路電源掉電后,內(nèi)部存儲器中已加載的位流數(shù)據(jù)將隨之丟失。所以,通常將設(shè)計完成的FPGA 位流數(shù)據(jù)存于外部存儲器中,每次上電自動進(jìn)行FPGA電路配置加載。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100電路為例,F(xiàn)PGA的配置模式有四種方案可選擇:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通過芯片上的一組專/ 復(fù)用引腳信號完成的,主要配置功能信號如下:   (1)M0、M1、M2:下載配置模式選擇;   (2)CLK:配置時鐘信號;   (3)DONE:顯示配置狀態(tài)、控制器件啟動;

    標(biāo)簽: Xilinx FPGA 集成電路 動態(tài)老化

    上傳時間: 2013-11-18

    上傳用戶:oojj

  • 基于Xilinx FPGA的溫控風(fēng)扇的設(shè)計(原文設(shè)計、源代碼及視頻地址)

      本設(shè)計的整體思路是:以XILINX FPGA作為控制中心,通過提取熱釋電紅外傳感器感應(yīng)到的人體紅外線信息,并利用溫度傳感器DS18B20檢測環(huán)境溫度并直接輸出數(shù)字溫度信號給FPGA 進(jìn)行處理,在LED數(shù)碼管上顯示當(dāng)前環(huán)境溫度值以及預(yù)設(shè)溫度值。通過獨立鍵盤輸入預(yù)設(shè)溫度值,其中預(yù)設(shè)溫度值只能為整數(shù)形式,檢測到的當(dāng)前環(huán)境溫度可精確 到小數(shù)點后一位。同時采用PWM脈寬調(diào)制方式來改變直流風(fēng)扇電機的轉(zhuǎn)速。并通過兩個按鍵改變預(yù)設(shè)溫度值,一個提高預(yù)設(shè)溫度,另一個降低預(yù)設(shè)溫度值。系統(tǒng)結(jié) 構(gòu)框圖如下:

    標(biāo)簽: Xilinx FPGA 溫控 地址

    上傳時間: 2013-11-12

    上傳用戶:cjf0304

  • Xilinx可編程邏輯器件的高級應(yīng)用與設(shè)計技巧(孫航)

      Xilinx可編程邏輯器件的高級應(yīng)用與設(shè)計技巧   作者:孫航;出版社:電子工業(yè)出版社   內(nèi)容簡介:介紹了Xilinx器件的結(jié)構(gòu)和特性;以及ISE及其輔助設(shè)計工具,嵌入式處理器的原理與設(shè)計,高速串行接口設(shè)計等內(nèi)容。是一本比較全面介紹最新Xilinx器件和軟件發(fā)展的書籍。

    標(biāo)簽: Xilinx 可編程邏輯器件 設(shè)計技巧

    上傳時間: 2013-11-12

    上傳用戶:笨小孩

主站蜘蛛池模板: 论坛| 桐柏县| 三原县| 阿鲁科尔沁旗| 亚东县| 巴楚县| 宣恩县| 寿光市| 武乡县| 迭部县| 武清区| 肇庆市| 抚松县| 崇文区| 合川市| 军事| 永嘉县| 金沙县| 彰武县| 霍山县| 始兴县| 连云港市| 崇左市| 扶风县| 甘肃省| 广西| 贵定县| 万盛区| 阿荣旗| 长汀县| 拉萨市| 什邡市| 浦城县| 佛坪县| 保德县| 洪泽县| 湖口县| 蒙山县| 道真| 东乡族自治县| 五华县|