靜電行業(yè)最新標(biāo)準(zhǔn)-ESD S20.20標(biāo)準(zhǔn)(2007)
上傳時(shí)間: 2013-04-24
上傳用戶:aix008
中興通訊硬件一部巨作-信號(hào)完整性.pdf,非常不錯(cuò)的想進(jìn)中興的有福啦
標(biāo)簽: 中興通訊 硬件 信號(hào)完整性
上傳時(shí)間: 2013-06-30
上傳用戶:glitter
深入淺出ARM7-LPC213x_214x(上)
上傳時(shí)間: 2013-07-14
上傳用戶:yd19890720
作為嵌入式系統(tǒng)核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個(gè)SOC的性能。 與國(guó)際先進(jìn)技術(shù)相比,我國(guó)在這一領(lǐng)域的研究和開發(fā)工作還相當(dāng)落后,這直接影響到我國(guó)信息產(chǎn)業(yè)的發(fā)展。本著趕超國(guó)外先進(jìn)技術(shù),填補(bǔ)我國(guó)在該領(lǐng)域的空白以擺脫受制于國(guó)外的目的,我國(guó)很多科研單位和公司進(jìn)行了自己的努力和嘗試。經(jīng)過幾年的探索,已經(jīng)有多種自主知識(shí)產(chǎn)權(quán)的處理器芯片完成了設(shè)計(jì)驗(yàn)證并逐漸進(jìn)入市場(chǎng)化階段。我國(guó)已結(jié)束無“芯”的歷史,并向設(shè)計(jì)出更高性能處理器的目標(biāo)邁進(jìn)。 艾科創(chuàng)新微電子公司的VEGA處理器,是公司憑借自己的技術(shù)力量和科研水平設(shè)計(jì)出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構(gòu)架,采用五級(jí)流水線的設(shè)計(jì),并且使用了高性能處理器所廣泛采用的虛擬內(nèi)存管理技術(shù)。設(shè)計(jì)過程中采用自上而下的方法,根據(jù)其功能將其劃分為取指、譯碼、算術(shù)邏輯運(yùn)算、內(nèi)存管理、流水線控制和cache控制等幾個(gè)功能塊,使得我們?cè)谠O(shè)計(jì)中能夠按照其功能和時(shí)序要求進(jìn)行。 本文的首先介紹了MIPS微處理器的特點(diǎn),通過對(duì)MIPS指令集和其五級(jí)流水線結(jié)構(gòu)的介紹使得對(duì)VEGA的設(shè)計(jì)有了一個(gè)直觀的認(rèn)識(shí)。在此基礎(chǔ)上提出了VEGA的結(jié)構(gòu)劃分以及主要模塊的功能。作為采用虛擬內(nèi)存管理技術(shù)的處理器,文章的主要部分介紹了VEGA的虛擬內(nèi)存管理技術(shù),將VEGA的內(nèi)存管理單元(MMU)尤其是內(nèi)部?jī)蓚€(gè)翻譯后援緩沖(TLB)的設(shè)計(jì)作為重點(diǎn)給出了流水線處理器設(shè)計(jì)的方法。結(jié)束總體設(shè)計(jì)并完成仿真后,并不能代表設(shè)計(jì)的正確性,它還需要我們?cè)趯?shí)際的硬件平臺(tái)上進(jìn)行驗(yàn)證。作為論文的又一重點(diǎn)內(nèi)容,介紹了我們?cè)赩EGA驗(yàn)證過程中使用到的FPGA的主要配置單元,F(xiàn)PGA的設(shè)計(jì)流程。VEGA的FPGA平臺(tái)是一完整的計(jì)算機(jī)系統(tǒng),我們利用在線調(diào)試軟件XilinxChipscope對(duì)其進(jìn)行了在線調(diào)試,修正其錯(cuò)誤。 經(jīng)過模塊設(shè)計(jì)到最后的FPGA驗(yàn)證,VEGA完成了其邏輯設(shè)計(jì),經(jīng)過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達(dá)到120MHz的工作頻率,可在其平臺(tái)上運(yùn)行Windows-CE和Linux嵌入式操作系統(tǒng),達(dá)到了預(yù)計(jì)的設(shè)計(jì)要求。
標(biāo)簽: MIPS FPGA 微處理器 模塊設(shè)計(jì)
上傳時(shí)間: 2013-07-07
上傳用戶:標(biāo)點(diǎn)符號(hào)
現(xiàn)代IC設(shè)計(jì)中,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增長(zhǎng),驗(yàn)證成為最嚴(yán)峻的挑戰(zhàn)之一。在現(xiàn)代ASIC設(shè)計(jì)中,很難用單一的驗(yàn)證方法來對(duì)復(fù)雜芯片進(jìn)行有效的驗(yàn)證,為了將設(shè)計(jì)錯(cuò)誤減少到可接受的最小量,需要將一系列的驗(yàn)證方法和工具結(jié)合起來。 在64位全定制嵌入式CPU設(shè)計(jì)過程中,使用了多種驗(yàn)證技術(shù)和方法,并將FPGA驗(yàn)證作為ASIC驗(yàn)證的重要補(bǔ)充,加強(qiáng)了設(shè)計(jì)正確的可靠性。 論文首先介紹了64位CPU的結(jié)構(gòu),結(jié)合選用的Xilinx的Virtex
上傳時(shí)間: 2013-04-24
上傳用戶:003030
匯寶數(shù)碼主板14寸-21寸彩色電視機(jī)電路圖,匯寶數(shù)碼主板14寸-21寸彩電圖紙,匯寶數(shù)碼主板14寸-21寸原理圖。
上傳時(shí)間: 2013-08-01
上傳用戶:caozhizhi
·《DSP集成開發(fā)環(huán)境-CCS及DSP/BIOS的原理與應(yīng)用》目錄名 對(duì)應(yīng)的例子volume1 §2.1小節(jié)中有關(guān)CCS的基本操作的例子maxminmath §2.2小節(jié)中有關(guān)工程的高級(jí)管理的例子d
標(biāo)簽: DSP BIOS CCS 集成開發(fā)環(huán)境
上傳時(shí)間: 2013-04-24
上傳用戶:tyler
32乘64點(diǎn)陣,靜態(tài)顯示,左滾動(dòng),右滾動(dòng)
上傳時(shí)間: 2013-04-24
上傳用戶:lh25584
·詳細(xì)說明:CMU大名鼎鼎的SPHINX-3大詞匯量連續(xù)語音識(shí)別系統(tǒng),應(yīng)用于Unix和Windows,做語音識(shí)別的必備工具.文件列表: src ...\libs3audio ...\..........\ad.h ...\..........\ad_alsa.c ...\..........\ad_base.c ..
標(biāo)簽: SPHINX CMU 詞匯 語音識(shí)別系統(tǒng)
上傳時(shí)間: 2013-06-11
上傳用戶:jqy_china
常見DC-DC變換器拓?fù)渚C述,專家講解!
上傳時(shí)間: 2013-06-05
上傳用戶:fyerd
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1