本書是自適應信號處理領域的一本經典教材。全書共17章,內容包括:自適應LMS橫向濾波器、自適應格型濾波器、自適應遞歸濾波器、頻域和子帶自適應濾波器、盲自適應濾波器、神經網絡、非線性自適應濾波器等及其在通信與信息系統中的應用。目錄背景與預覽第1章 隨機過程與模型第2章 維納濾波器第3章 線性預測第4章 最速下降算法第5章 最小均方自適應濾波器第6章 歸一化最小均方自適應濾波器第7章 頻域和子帶自適應濾波器第8章 最小二乘法第9章 遞歸最小二乘自適應濾波器第10章 卡爾曼濾波器第11章 平方根自適應濾波器第12章 階遞歸自適應濾波器第13章 有限精度效應第14章 時變系統的跟蹤第15章 無限脈沖響應自適應濾波器第16章 盲反卷積第17章 反向傳播學習后記附錄A 復變量附錄B 對向量微分附錄C 拉格朗日乘子法附錄D 估計理論附錄E 特征分析附錄F 旋轉和映射附錄G 復數Wishart分布術語參考文獻 現在網上流傳的技術類書籍好多都是預覽版本,此書為全本,非常難得,現在分享給大家,希望對大家有所幫助。
標簽: 自適應濾波器
上傳時間: 2022-05-14
上傳用戶:默默
三相相序缺相檢測電路TC783A TC783A為三相相序和缺相檢測電路,可用作檢測三相正弦波電壓的相序和缺相狀態,同時有保護功能,具有單電源,功耗小,功能強,輸入阻抗高,采樣方便,外接元件少等優點。使用在控制板上,對三相電壓進行指示;也可在電機上使用,對電機的正反轉進行控制和缺相進行保護。一.TC783A電路具備以下特點:單電源工作,電源電壓9-15V。對輸入正弦波電壓設計為施密特檢測,有效去除干擾。動態檢測三相的存在,分別對三相輸出指示。正反序輸出指示。有過壓保護的設計,外電壓和內基準比較,有鎖定和不鎖定兩種輸出。二、電路框圖與工作原理三相電壓信號A、B、C經分壓電阻網絡分別進入電路1、2、3腳,通過對正弦波進行施密特檢測了解信號的存在并送入缺相檢測電路檢測后輸出指示,電路13腳為內部脈沖發生電路的外接電容約為0.1-0.15u。三相正弦輸入正常時,對應A、B、C輸入1、2、3腳的輸出端12、11、10腳輸出為低電平;當某一相沒有輸入信號時,對應的輸出腳上將有高電平。根據缺相檢測的結果,在不缺相的情況下相序指示電路將輸出相序,在三相電壓信號A、B、C進入電路1、2、3腳的狀態下,9腳輸出高電平指示正序;而在三相電壓信號A、C、B進入電路1、2、3腳的狀態下,8腳輸出高電平指示反序。在缺相狀態下,9腳8腳皆輸出低電平。電路另外還設計了保護電路,可對過流、過壓信號進行檢測和輸出。5腳為采樣輸入端,輸入信號與電路內的6V基準比較,并在電路6腳輸出。如果采樣高于6V,輸出高電平。4腳對輸出方式將有兩種控制選擇:4腳接低電平,輸出為不鎖定輸出,即輸入高輸出高,輸入低輸出低;4腳接高電平,輸出為鎖定輸出,這時輸入高輸出高,而輸入低后輸出仍高,需要4腳接地復位才能輸出低。用戶進行選擇。
上傳時間: 2022-06-25
上傳用戶:
最近在某寶上買了一塊RC522模塊,試玩了下,讀寫卡正常。想學習使用新的東西時,有必要了解它的工作原理和工作過程,不清楚或者不知道的可以參考相關數據手冊和參考文獻,在這里為了節省自己的時間,我只對我的51程序做一個小小的筆記~~想要驅動RC522模塊對IC卡(這里用的是M1卡型號是S50)進行讀寫操作,一定要有以下5個步驟:一、尋卡二、防沖突三、選擇卡 四、驗證扇區密碼(每個扇區都有密匙A和密匙B,驗證正確才能對該扇區的某塊進行讀寫) 五、讀/寫
上傳時間: 2022-07-19
上傳用戶:
CPU:MSP430系列單片機的CPU和通用微處理器基本相同,只是在設計上采用了面向控制的結構和指令系統。MSP430的內核CPU結構是按照精簡指令集和高透明的宗旨而設計的,使用的指令有硬件執行的內核指令和基于現有硬件結構的仿真指令。這樣可以提高指令執行速度和效率,增強了MSP430的實時處理能力。存儲器:存儲程序、數據以及外圍模塊的運行控制信息。有程序存儲器和數據存儲器。對程序存儲器訪問總是以字形式取得代碼,而對數據可以用字或字節方式訪問。其中MSP430各系列單片機的程序存儲器有ROM、OTP、EPROM和FLASH型。外圍模塊:經過MAB、MDB、中斷服務及請求線與CPU相連。MSP430不同系列產品所包含外圍模塊的種類及數目可能不同。它們分別是以下一些外圍模塊的組合:時鐘模塊、看門狗、定時器A、定時器B、比較器A、串口0、1、硬件乘法器、液晶驅動器、模數轉換、數模轉換、端口、基本定時器、DMA控制器等。
上傳時間: 2022-07-28
上傳用戶:slq1234567890
本文主要研究了數字聲音廣播系統(DAB)內交織器與解交織器的算法及硬件實現方法。時間交織器與解交織器的硬件實現可以有幾種實現方案,本文對其性能進行了分析比較,選擇了一種工程中實用的設計方案進行設計,并將設計結果以FPGA設計驗證。時間解交織器的交織速度、電路面積、占用內存、是設計中主要因素,文中采用了單口SRAM實現,減少了對存儲器的使用,利用lC設計的優化設計方法來改善電路的面積。硬件實現是采用工業EDA標準Top-to-Down設計思想來設計時間解交織,使用verilogHDL硬件描述語言來描述解交織器,用Cadence Nc-verilog進行仿真,Debussy進行debug,在Altera公司的FPGA開發板上進行測試,然后用ASIC實現。測試結果證明:時間解交織器的輸出正確,實現速度較快,占用面積較小。
上傳時間: 2013-04-24
上傳用戶:梧桐
PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設計已經成為相關項目開發中的一個重要的選擇。 目前,現場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規模大,開發過程投資小,可反復編程,且支持軟硬件協同設計等特點,因此已逐步成為復雜數字硬件電路設計的首選。 PCI接口的開發有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設計。 本論文采用自上而下(Top-To-Down)和模塊化的設計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設計了一個PCI接口核,并通過自行設計的試驗板對其進行驗證。為使設計準確可靠,在具體模塊的設計中廣泛采用流水線技術和狀態機的方法。 論文最終設計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內外設,與通用計算機成功進行了通訊。 論文對PCI接口進行了功能仿真,仿真結果和PCI協議的要求一致,表明本論文設計正確。把設計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設計中系統的需要。本文最后還給出試驗板的具體設計步驟及驅動程序的安裝。
上傳時間: 2013-07-28
上傳用戶:372825274
The STM32F10xxx microcontroller family embeds up to three advanced 12-bit ADCs (depending on the device) with a conversion time down to 1 μs. A self-calibration feature is provided to enhance ADC accuracy versus environmental condition changes.
上傳時間: 2014-12-23
上傳用戶:eastimage
高的工作電壓高達100V N雙N溝道MOSFET同步驅動 The D810DCDC is a synchronous step-down switching regulator controller that can directly step-down voltages from up to 100V, making it ideal for telecom and automotive applications. The D810DCDC uses a constant on-time valley current control architecture to deliver very low duty cycles with accurate cycle-by-cycle current limit, without requiring a sense resistor. A precise internal reference provides 0.5% DC accuracy. A high bandwidth (25MHz) error amplifi er provides very fast line and load transient response. Large 1Ω gate drivers allow the D810DCDC to drive multiple MOSFETs for higher current applications. The operating frequency is selected by an external resistor and is compensated for variations in VIN and can also be synchronized to an external clock for switching-noise sensitive applications. Integrated bias control generates gate drive power from the input supply during start-up and when an output shortcircuit occurs, with the addition of a small external SOT23 MOSFET. When in regulation, power is derived from the output for higher effi ciency.
上傳時間: 2013-10-24
上傳用戶:wd450412225
/*--------- 8051內核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序狀態字寄存器 sbit CY = PSW^7; //進位標志位 sbit AC = PSW^6; //輔助進位標志位 sbit F0 = PSW^5; //用戶標志位0 sbit RS1 = PSW^4; //工作寄存器組選擇控制位 sbit RS0 = PSW^3; //工作寄存器組選擇控制位 sbit OV = PSW^2; //溢出標志位 sbit F1 = PSW^1; //用戶標志位1 sbit P = PSW^0; //奇偶標志位 sfr SP = 0x81; //堆棧指針寄存器 sfr DPL = 0x82; //數據指針0低字節 sfr DPH = 0x83; //數據指針0高字節 /*------------ 系統管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //電源控制寄存器 sfr AUXR = 0x8E; //輔助寄存器 sfr AUXR1 = 0xA2; //輔助寄存器1 sfr WAKE_CLKO = 0x8F; //時鐘輸出和喚醒控制寄存器 sfr CLK_DIV = 0x97; //時鐘分頻控制寄存器 sfr BUS_SPEED = 0xA1; //總線速度控制寄存器 /*----------- 中斷控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中斷允許寄存器 sbit EA = IE^7; //總中斷允許位 sbit ELVD = IE^6; //低電壓檢測中斷控制位 8051
上傳時間: 2013-10-30
上傳用戶:yxgi5
闡述了一個由上位PC機和AT89C52下位單片機組成的主從分布式溫度巡回檢測系統。主從機采用RS-485 串行通訊標準進行通信,可在下位單片機實現基本的溫度數據巡回檢測基礎上,由上位PC機實現綜合處理功能或擴展為遠程操作。整個系統具有巡檢速度快,擴展性好的特點。 Abstract: In this paper,a top PC and AT89C52 under-bit microcontrollers from the main component of the tour distributed temperature detection system is presented. Master and slave can use RS-485 serial communication standards for communications.Based on next-bit machine for basic goods temperature detected data Tour, the top can achieve the integrated treatment of PC functions or for the expansion of long-distance operation. The entire inspection system is fast, expansion.
上傳時間: 2013-10-13
上傳用戶:zhoujunzhen