數字通信系統中,在實際信道上傳輸數字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數字信號不可避免地會發生錯誤。為了減小誤碼率,提高接收質量,必須采用差錯控制編碼。對于數字視頻通信系統這類高碼率,高要求的系統,為了提供優良的圖象質量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統差錯控制技術是針對于數字視頻通信而設計的,提出了糾錯編碼結合交織技術的實現方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術的級聯。各技術中的參數設計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結構和同步字節不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術,DVB-T系統,以及硬件實現所用到的FPGA實現方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術的硬件實現方案。其中,重點論述了RS碼解碼的硬件實現。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設計方案并給出仿真結果。最后,將該差錯控制系統應用于一個輸出速率恒定的實際數字視頻通信系統中,按系統需要,加入了接口電路和速率控制的設計。
上傳時間: 2013-04-24
上傳用戶:gcs333
該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低了硬件實現的復雜度,并且因為在硬件實現上,采用了3級流水線(pipe-line)的處理結構.RS編碼器的設計中,利用有限域常數乘法器的特性對編碼電路進行優化.這些技術的采用大大的提高了RS編/解碼器的效率,節省了RS編/解碼器所占用資源.
上傳時間: 2013-08-05
上傳用戶:BOBOniu
該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信源解碼板的設計方案.論文詳細分析了各個功能模塊的具體設計方法以及實現時應注意的問題.目前該課題已經成功結題,各項技術指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發生器的研究與開發.在對測試信號發生器所需產生的13種測試圖案和所要適應的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發生器的設計方案.該論文詳細討論了FPGA設計中各個功能模塊的劃分和設計實現方法,并介紹了對FLEX10K50進行配置的方法.
上傳時間: 2013-04-24
上傳用戶:yoleeson
彩色等離子體顯示器是利用惰性氣體放電發光進行顯示的平板顯示器,它具有厚度薄、重量輕、大平面、大視角、響應快、無電磁輻射等優點。由于我國PDP產業起步較晚,所以研制具有我國自主知識產權的PDP整體驅動電路,搶占彩電市場具有深遠的意義。本文介紹了等離子體顯示器的工作原理和基于ALTERA公司的現場可編程門陣列(FPGA)的電路設計方法,通過研究PDP的工作原理、顯示屏的結構和AC型PDP所采用的尋址和顯示分離(ADS)型子場技術,提出了一種基于FPGA的信號處理與控制電路設計方案。最后還對等離子體顯示器在改進顯示屏物理工藝結構、驅動電路技術以及市場走向方面,進行了初步探討。
上傳時間: 2013-05-20
上傳用戶:zhengxueliang
糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數字視頻廣播(DVB)等系統中具有廣泛的應用。 DVD是一種高容量的存儲媒質。DVD技術的應用很廣泛,在數字技術中占有重要地位。DVD系統中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進行糾錯,RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發階段具有安全、方便、可隨時修改設計等不可替代的優點,在電子系統中采用FPGA可以極大的提升硬件系統設計的靈活性,可靠性,同時提高硬件開發的速度和降低系統的成本。FPGA的固有優點使其得到越來越廣泛的應用,FPGA設計技術也被越來越多的設計人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實現方案,詳細分析了譯碼器的ME算法和改進BM算法的實現,針對ME算法提出了一種流水線結構的糾刪糾錯RS譯碼器實現方案,在譯碼器復雜度和延時上作了折衷,降低了譯碼器的復雜度并提高了最高工作頻率,利用有限域乘法器的特性對編譯碼電路進行優化。這些技術的采用大大的提高了RS編譯碼器的效率,節省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設計并成功實現了RS(208,192)編譯碼器。
上傳時間: 2013-07-20
上傳用戶:xinshou123456
最為全面的電流檢測電路詳解 電流檢測電路電流互感器CT二次測得的AC電壓,經D20~D23組成的橋式整流電路整流、C31 平滑,所獲得的直流電壓送至CPU,該電壓越高,表示電源輸入的電流越大
標簽: 電流檢測電路
上傳時間: 2013-07-29
上傳用戶:變形金剛
文章首先分析比較了光伏并網逆變器的各種主電路結構優缺點,提出適合小 功率光伏系統的兩級式并網結構,并對前級DC-DC電路和后級DC-AC分別進行 了電路結構的選擇。
上傳時間: 2013-06-14
上傳用戶:jjj0202
·摘要: 以電機控制專用芯片TMS320F240DSP為控制核心,空間矢量脈寬調制(SVPWM)技術為理論依據,設計了一款高性價比的全數字小功率變頻器;采用現代電力電子變換技術(AC-DC-AC)和高級數字信號處理器等技術,給出了一種小功率通用變頻器的設計方案和詳細硬件軟件設計過程,利用軟件實現了七段式SVPWM的生成,通過實驗說明,所提出并設計的這種新型變頻器結構簡單,經濟實用,具有良
上傳時間: 2013-04-24
上傳用戶:axxsa
·書中包括的索引使你能夠根據自己的需要,直接閱讀你所關注的內容。主要內容包括:設計核心,關注嵌入核心和嵌入存儲器;系統集成和超大規模集成電路的設計問題;AC掃描、正常速度掃描和嵌入式可測試性設計;內建、自測試、含內存BIST、邏輯BIST及掃描BIST;虛擬測試套接字和隔離測試 ·重用設計,包括重用和隔離測試;用VSIA和IEEE P1500標準處理測試問題。 書中穿插的整幅圖解直接來自作者的教學材
上傳時間: 2013-04-24
上傳用戶:sjb555
AC/DC適配器(ADAPTER)高頻電子變壓器的設計有很多制約條件,比如空間體積、熱的問題、轉換器的效率、電磁干擾、PWM控制IC、性價比等。所以磁心選用受到一定的限制,不像一般資料中介紹的滿足功率容量即可,選擇的余地不大。所以本文不講解具體的磁心選擇,僅利用計算軟件對磁心的功率容量進行校驗。目前與NOTEBOOK和LCD配套的中高檔ADAPTER工作頻率在60KHz~100KHz左右。變壓器的繞組已用上了三重絕緣線,再要做小變壓器已經有難度。我們知道小型化開關變壓器有兩種方法:一、提高開關頻率,帶來的問題是對EMI的控制有一定難度;二、選用更高飽和磁通密度的磁心材料,如TDK公司的PC95和PE33 見表(1)。如果在100℃時Bsat能達到450mT~500mT,那么我們在設計開關變壓器時就能使用更少的圈數,減少銅損,同時又能提高初級繞組的電感量,降低峰值電流,減少開關管的能量損耗,從而減少開關變壓器的體積,進一步地實現ADAPTER的小型化。
上傳時間: 2013-08-04
上傳用戶:bjgaofei