最快速的 CADENCE PSD14入門和開發教程
上傳時間: 2013-11-15
上傳用戶:D&L37
win7_系統下_安裝Cadence后提示“丟失msvcr90.dll”錯誤
上傳時間: 2013-11-07
上傳用戶:wwwe
Cadence中文教程,最好的Cadence中文教程。
標簽: Cadence
上傳時間: 2014-03-26
上傳用戶:playboys0
作為流行的EDA工具之一,Cadence一直以來都受到了廣大EDA工程師的青睞。然而Cadence的使用之繁瑣,又給廣大初學者帶來了不少麻煩。作為一位過來人,本人對此深有體會。本著為初學者拋磚引玉的目的,本人特意編寫了這本小冊子,將自己數年來使用Cadence的經驗加以總結,但愿會對各位同行有所幫助。本冊子的本意在于為初學者指路,故不會對個別工具進行很詳細的介紹,只是對初學者可能經常使用的一些工具加以粗略的介紹。其中可能還請各位同行加以指正。
上傳時間: 2013-10-17
上傳用戶:yangbo69
大多數 Cadence 工具使用同樣的庫模型,庫結構按目錄結構組織數據,這利于不同工具之間的數據交互和一致操作
標簽: Cadence
上傳時間: 2013-12-09
上傳用戶:chongcongying
簡要闡述了高速PCB設計的主要內容, 并結合Cadence軟件介紹其解決方案比較了傳統高速設計方法與以Cadence為代表的現代高速PCB設計方法的主要差異指出在進行高速設計過程中必須借助于EDA軟件工具進行定性和定童分析, 進行仿真測試, 才能保證設計成功
上傳時間: 2013-11-14
上傳用戶:emhx1990
Cadence 16.6 和諧方法 Cadence16.6 Allegro
上傳時間: 2013-10-24
上傳用戶:sjb555
完整性高的FPGA-PCB系統化協同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產生最佳的I/O引腳規劃,并可透過FSP做系統化的設計規劃,同時整合logic、schematic、PCB同步規劃單個或多個FPGA pin的最佳化及layout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節省更多的走線空間或疊構。 Specifying Design Intent 在FSP整合工具內可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內的包裝,預先讓我們同步規劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-10-19
上傳用戶:shaojie2080
系統組成.......................................................................................................................................................... 31.1 庫 ...................................................................................................................................................... 31.2 原理圖輸入 ...................................................................................................................................... 31.3 設計轉換和修改管理 ....................................................................................................................... 31.4 物理設計與加工數據的生成 ........................................................................................................... 31.5 高速 PCB 規劃設計環境.................................................................................................................. 32 Cadence 設計流程........................................................................................................................................... 33 啟動項目管理器.............................................................................................................................................. 4第二章 Cadence 安裝................................................................................................ 6第三章 CADENCE 庫管理..................................................................................... 153.1 中興EDA 庫管理系統...................................................................................................................... 153.2 CADENCE 庫結構............................................................................................................................ 173.2.1 原理圖(Concept HDL)庫結構:........................................................................................ 173.2.2 PCB 庫結構:............................................................................................................................. 173.2.3 仿真庫結構: ............................................................................................................................. 18第四章 公司的 PCB 設計規范............................................................................... 19第五章常用技巧和常見問題處理......................................................................... 19
上傳時間: 2013-10-23
上傳用戶:D&L37
cadence清華講義,用于cadence開發芯片邏輯
上傳時間: 2014-01-16
上傳用戶:zhoujunzhen