亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

capture

capture是一款小巧、實(shí)用、功能全面的屏幕捕捉工具.它能夠捕捉靜止圖像或AVI視頻;,支持WinXp,Win2000,Win2003。
  • Source code for j2me game capture

    Source code for j2me game capture

    標(biāo)簽: capture Source code j2me

    上傳時(shí)間: 2014-08-15

    上傳用戶:gtf1207

  • Vimicro USB PC Camera ZS0211 Video capture

    Vimicro USB PC Camera ZS0211 Video capture

    標(biāo)簽: Vimicro capture Camera Video

    上傳時(shí)間: 2014-08-24

    上傳用戶:nanshan

  • ViMicro301B. Driver. Video capture

    ViMicro301B. Driver. Video capture

    標(biāo)簽: ViMicro capture Driver Video

    上傳時(shí)間: 2013-12-10

    上傳用戶:yulg

  • capture ip from site speciefied in delphi

    capture ip from site speciefied in delphi

    標(biāo)簽: speciefied capture delphi from

    上傳時(shí)間: 2013-12-13

    上傳用戶:yimoney

  • capture 基礎(chǔ)教程及CIS 器件庫

    capture 基礎(chǔ)教程及CIS 器件庫

    標(biāo)簽: capture CIS 基礎(chǔ)教程 器件

    上傳時(shí)間: 2019-07-30

    上傳用戶:jyh1058

  • Cadence中capture向Allegro中導(dǎo)入網(wǎng)表時(shí)的常見錯(cuò)誤

    Cadence中capture向Allegro中導(dǎo)入網(wǎng)表時(shí)的常見錯(cuò)誤                                 

    標(biāo)簽: cadence capture allegro

    上傳時(shí)間: 2022-07-07

    上傳用戶:

  • 基于FPGA的對象存儲控制器原型的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    本文對基于FPGA的對象存儲控制器原型的硬件設(shè)計(jì)進(jìn)行了研究。主要內(nèi)容如下: ⑴研究了對象存儲控制器的硬件設(shè)計(jì),使其高效完成對象級接口的智能化管理和復(fù)雜存儲協(xié)議的解析,對對象存儲系統(tǒng)整體性能提升有重要意義。基于SoPC(片上可編程系統(tǒng))技術(shù),在FPGA(現(xiàn)場可編程門陣列)上實(shí)現(xiàn)的對象存儲控制器,具有功能配置靈活,調(diào)試方便,成本較低等優(yōu)點(diǎn)。 ⑵采用Cyclone II器件實(shí)現(xiàn)的對象存儲控制器的網(wǎng)絡(luò)接口,包含處理器模塊、內(nèi)存模塊、Flash模塊等核心組成部分,提供千兆以太網(wǎng)的網(wǎng)絡(luò)接口和PCI(周邊元件擴(kuò)展接口)總線的主機(jī)接口,還具備電源模塊、時(shí)鐘模塊等以保證系統(tǒng)正常運(yùn)行。在設(shè)計(jì)實(shí)現(xiàn)PCB(印制電路板)時(shí),從疊層設(shè)計(jì)、布局、布線、阻抗匹配等多方面解決高達(dá)100MHz的全局時(shí)鐘帶來的信號完整性問題,并基于IBIS模型進(jìn)行了信號完整性分析及仿真。針對各功能模塊提出了相應(yīng)的調(diào)試策略,并完成了部分模塊的調(diào)試工作。 ⑶提出了基于Virtex-4的對象存儲控制器系統(tǒng)設(shè)計(jì)方案,Virtex-4內(nèi)嵌PowerPC高性能處理器,可更好地完成對象存儲設(shè)備相關(guān)的控制和管理工作。實(shí)現(xiàn)了豐富的接口設(shè)計(jì),包括千兆以太網(wǎng)、光纖通道、SATA(串行高級技術(shù)附件)等網(wǎng)絡(luò)存儲接口以及較PCI性能更優(yōu)異的PCI-X(并連的PCI總線)主機(jī)接口;提供多種FPGA配置方式。使用Cadence公司的capture CIS工具完成了該系統(tǒng)硬件的原理圖繪制,通過了設(shè)計(jì)規(guī)則檢查,生成了網(wǎng)表用作下一步設(shè)計(jì)工作的交付文件。

    標(biāo)簽: FPGA 對象存儲 原型

    上傳時(shí)間: 2013-04-24

    上傳用戶:lijinchuan

  • OrCAD/PSpice9偏壓點(diǎn)和直流掃描分析(歐姆定律)

    OrCAD/PSpice9偏壓點(diǎn)和直流掃描分析(歐姆定律)一、學(xué)習(xí)目的:1、使用電路繪制程序capture繪制所須要的電路圖2、學(xué)習(xí)偏壓點(diǎn)分析

    標(biāo)簽: PSpice OrCAD 偏壓 直流掃描分析

    上傳時(shí)間: 2013-04-24

    上傳用戶:xfbs821

  • 電子設(shè)計(jì)自動(dòng)化(EDA)軟件OrCAD9.2 的使用

    電子設(shè)計(jì)自動(dòng)化(EDA)軟件OrCAD9.2 的使用一.實(shí)驗(yàn)?zāi)康?. 熟練掌握OrCAD capture軟件設(shè)計(jì)繪制電路原理圖的方法。2. 靈

    標(biāo)簽: OrCAD EDA 9.2 電子設(shè)計(jì)自動(dòng)化

    上傳時(shí)間: 2013-07-25

    上傳用戶:brucewan

  • ALLEGRO V16進(jìn)階學(xué)習(xí)

        本章的主要內(nèi)容介紹Allegro 如何載入Netlist,進(jìn)而認(rèn)識新式轉(zhuǎn)法和舊式轉(zhuǎn)法有何不同及優(yōu)缺點(diǎn)的分析,通過本章學(xué)習(xí)可以對Allegro 和capture 之間的互動(dòng)關(guān)係,同時(shí)也能體驗(yàn)出Allegro 和capture 同步變更屬性等強(qiáng)大功能。

    標(biāo)簽: ALLEGRO V16 進(jìn)階

    上傳時(shí)間: 2013-12-23

    上傳用戶:ANRAN

主站蜘蛛池模板: 安岳县| 大连市| 湘潭县| 黄浦区| 襄垣县| 衡阳市| 南木林县| 科尔| 景东| 永昌县| 平安县| 贵定县| 高要市| 黄大仙区| 鹿泉市| 东乡县| 安岳县| 汉沽区| 穆棱市| 维西| 广西| 大安市| 安达市| 定远县| 西和县| 南郑县| 麟游县| 遂溪县| 江孜县| 保定市| 丹寨县| 利辛县| 永登县| 金昌市| 东明县| 屏山县| 清涧县| 阿坝| 曲麻莱县| 河西区| 长宁区|