近紅外光譜法是血液成分無創(chuàng)檢測方法中的熱點,也是取得成果最多的方法之一。但是,個體差異和測量條件是影響近紅外光譜血液成分無創(chuàng)檢測的一個較突出的問題。而動態(tài)光譜法就是針對這個問題而提出的一種全新的近紅外無創(chuàng)血液成分濃度檢測方法。它從原理上消除了個體差異和測量條件等對光譜檢測的影響,為基于近紅外光譜法的血液成分無創(chuàng)檢測方法進(jìn)入臨床應(yīng)用去除了一個較為關(guān)鍵的障礙。因此,本文根據(jù)動態(tài)光譜檢測原理設(shè)計了基于FPGA的動態(tài)光譜數(shù)據(jù)采集系統(tǒng)。 在分析了動態(tài)光譜數(shù)據(jù)采集系統(tǒng)的性能要求后,采用DALSA的高性能線陣CCD IL-C6-2048C作為光電轉(zhuǎn)換器件;根據(jù)CCD輸出數(shù)據(jù)的高速度和信號微弱及含有噪聲等特點,選用了高速、高精度、并帶有相關(guān)雙采樣芯片的圖像處理芯片AD9826作為模數(shù)轉(zhuǎn)換器件;以FPGA及其內(nèi)嵌的NIOSⅡ處理器作為核心控制器,并用LabVIEW對采集得到的數(shù)據(jù)進(jìn)行顯示。 在FPGA中,利用Verilog HDL語言編寫了CCD和AD9826的控制時序;利用兩塊雙口RAM組成乒乓操作單元,實現(xiàn)高速數(shù)據(jù)的緩存,避免利用NiosⅡ處理器直接讀取時的頻繁中斷。將NIOSⅡ處理器系統(tǒng)嵌入到FPGA中,實現(xiàn)整個系統(tǒng)的管理。NiOSⅡ處理器利用中斷方式讀取緩存單元中的數(shù)據(jù)、經(jīng)對數(shù)變換后傳遞給計算機(jī)。其中緩存數(shù)據(jù)的讀取及對數(shù)變換均采用自定義組件的方式將硬件單元添加到NIOSⅡ系統(tǒng)中,編程時直接調(diào)用。NIOSⅡ系統(tǒng)通過串口將處理后的數(shù)據(jù)傳遞給LabVIEW, LabVIEW對數(shù)據(jù)簡單處理后顯示,以實時觀察采樣數(shù)據(jù)是否正確。 最后對系統(tǒng)進(jìn)行了實驗測試,實驗結(jié)果表明,系統(tǒng)能夠很好的采集并顯示數(shù)據(jù),能夠初步完成光信號的檢測。
標(biāo)簽: FPGA 動態(tài) 光譜數(shù)據(jù)
上傳時間: 2013-04-24
上傳用戶:luyanping
在紡織紗線的張力測試中,為了對小張力進(jìn)行有效的測試,利用電阻應(yīng)變傳感器作為信號轉(zhuǎn)換器件,通 過對其輸出信號進(jìn)行分析,設(shè)計出相應(yīng)的小信號放大濾波電路。設(shè)計應(yīng)用了高精度斬波穩(wěn)零運算放大器芯片 TLC2652 作為小信號放大電路的核心器件,實驗證明其放大效果理想,并給出了相應(yīng)的實驗數(shù)據(jù)。
上傳時間: 2013-04-24
上傳用戶:cx111111
隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設(shè)計能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來越廣泛,MDIO接口模塊的應(yīng)用也越來越多,因此將MDIO接口模塊設(shè)計成可重用的IP核對于以各種太網(wǎng)接口集成芯片的設(shè)計具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計,介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個子模塊的詳細(xì)設(shè)計方法,對此IP核進(jìn)行了仿真驗證,最后進(jìn)行了FPGA測試,功能和性能達(dá)到了要求,最終通過了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。
上傳時間: 2013-06-20
上傳用戶:lishuoshi1996
在現(xiàn)代電網(wǎng)中,隨著超高壓、大容量、遠(yuǎn)距離輸電線路的不斷增多,對電力系統(tǒng)的安全穩(wěn)定運行提出了更高、更嚴(yán)格的要求。距離保護(hù)作為線路保護(hù)的基本組成部分,其工作特性對電力系統(tǒng)的安全穩(wěn)定運行有著直接和重要的影響。為了適應(yīng)現(xiàn)代超高壓電網(wǎng)穩(wěn)定運行的要求,微機(jī)保護(hù)裝置在硬件和軟件上都提出了越來越高的要求。 高速數(shù)字信號處理芯片(DSP)技術(shù)的發(fā)展,為開發(fā)一種速度快、處理能力強(qiáng)的微機(jī)保護(hù)系統(tǒng)奠定了基礎(chǔ)。在這樣的背景下,我們采用DSP芯片和ARM處理器,設(shè)計了一個并列式雙處理器微機(jī)保護(hù)系統(tǒng)。該系統(tǒng)采用一個DSP芯片負(fù)責(zé)控制數(shù)據(jù)采集、采樣數(shù)據(jù)處理,實現(xiàn)保護(hù)功能。ARM微處理器承擔(dān)人機(jī)接口管理,通過串行通信方式實現(xiàn)與DSP端口之間的數(shù)據(jù)通信,豐富的通訊接口,使得與上位機(jī)的通訊、下載程序定值靈活方便。新的微機(jī)保護(hù)裝置不斷推出,投入運行的微機(jī)保護(hù)裝置不允許用來進(jìn)行試驗、培訓(xùn),該裝置還可作為試驗教學(xué)系統(tǒng),供學(xué)生學(xué)習(xí)認(rèn)識微機(jī)保護(hù)裝置的內(nèi)部結(jié)構(gòu),并可自行設(shè)計保護(hù)算法、編制程序,通過上位機(jī)下載到實驗裝置,完成相應(yīng)保護(hù)功能的測試。 本文實現(xiàn)了微機(jī)保護(hù)方案的整體軟硬件設(shè)計,內(nèi)容包括DSP2812微處理器芯片,ARM7微處理器LPC2220芯片,開關(guān)量輸入/輸出電路、數(shù)據(jù)采集電路、通訊和網(wǎng)絡(luò)接口電路、人機(jī)界面的顯示板電路,文中對各部分電路的功能、特點以及器件的選擇、引腳連接進(jìn)行了詳細(xì)介紹。系統(tǒng)采用模塊化設(shè)計,采用雙CPU并行處理模式,針對基于LPC2220微處理器的監(jiān)控管理系統(tǒng),完成了最小系統(tǒng)設(shè)計,詳細(xì)完成了啟動電路的設(shè)計。 本文初步設(shè)計了人機(jī)操作界面,給出了軟件設(shè)計的流程圖,將實時操作系統(tǒng)μC/OS-Ⅱ與模塊化硬件設(shè)計相結(jié)合,共同構(gòu)成一個可以重復(fù)利用的軟硬件數(shù)字系統(tǒng)平臺,除了可以最大限度地提高開發(fā)的效率、減少資源的浪費外,還可以通過長期對于該平臺的研究,逐步優(yōu)化平臺軟硬件資源,提高其性能,并滿足日益復(fù)雜的應(yīng)用需求。
上傳時間: 2013-04-24
上傳用戶:superhand
隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設(shè)計能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來越廣泛,MDIO接口模塊的應(yīng)用也越來越多,因此將MDIO接口模塊設(shè)計成可重用的IP核對于以各種太網(wǎng)接口集成芯片的設(shè)計具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計,介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個子模塊的詳細(xì)設(shè)計方法,對此IP核進(jìn)行了仿真驗證,最后進(jìn)行了FPGA測試,功能和性能達(dá)到了要求,最終通過了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。
標(biāo)簽: MDIO FPGA 接口 邏輯設(shè)計
上傳時間: 2013-07-20
上傳用戶:nanfeicui
本文從總體方案、硬件電路、軟件程序、性能測試等幾個方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進(jìn)行AD轉(zhuǎn)換電路設(shè)計;借助頻率高、內(nèi)部時延小的FPGA芯片實現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對采樣數(shù)據(jù)進(jìn)行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運用USB2.0標(biāo)準(zhǔn)的接口芯片為整個采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計難度,提高了系統(tǒng)穩(wěn)定性,同時還減小了設(shè)備體積。
標(biāo)簽: FPGA 2.0 USB 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:xuanjie
LT8900是LDT公司生產(chǎn)的一款低成本,高集成度的2.4GHZ的無線收發(fā)芯片,片上集成發(fā)射機(jī),接收機(jī),頻率綜合器,GFSK調(diào)制解調(diào)器。發(fā)射機(jī)支持功率可調(diào),接收機(jī)采用數(shù)字?jǐn)U展通信機(jī)制,在復(fù)雜環(huán)境和強(qiáng)干擾條件下,可以達(dá)到優(yōu)良的收發(fā)性能。外圍電路簡單,只需搭配MCU以及少數(shù)外圍被動器件。LT8900傳輸GFSK信號,發(fā)射功率約為2dBm,最大可以到6dBm。接收機(jī)采用低中頻結(jié)構(gòu),接收靈敏度可以達(dá)到-87dBm。數(shù)字信道能量檢測可以隨時監(jiān)控信道質(zhì)量。 片上的發(fā)射接收FIFO寄存器可以和MCU進(jìn)行通信,存儲數(shù)據(jù),然后以1Mbps數(shù)據(jù)率在空中傳輸。它內(nèi)置了CRC,F(xiàn)EC,auto-ack和重傳機(jī)制,可以大大簡化系統(tǒng)設(shè)計并優(yōu)化性能。 數(shù)字基帶支持4線SPI和2線I2C接口,此外還有Reset,Pkt_flag, Fifo_flag三個數(shù)字接口。 為了提高電池使用壽命,芯片在各個環(huán)節(jié)都降低功耗,芯片最低工作電壓可以到1.9V,在保持寄存器值條件下,最低電流為1uA。 芯片有QFN24 4*4mm和SSOP16封裝,都符合RoHS標(biāo)準(zhǔn)。
上傳時間: 2013-04-24
上傳用戶:kirivir
·W78EXX系列單片機(jī)編程器制作資料:原理圖、PCB圖、源碼、芯片資料
標(biāo)簽: W78 EXX 78 單片機(jī)編程器
上傳時間: 2013-04-24
上傳用戶:aix008
摘 要: 在紡織紗線的張力測試中,為了對小張力進(jìn)行有效的測試, 利用電阻應(yīng)變傳感器作為信號轉(zhuǎn)換器件, 通 過對其輸出信號進(jìn)行分析, 設(shè)計出相應(yīng)的小信號放大濾波電路。設(shè)計應(yīng)用了高精度斬波穩(wěn)零運算放大器芯片 TLC2652作為小信號放大電路的核心器件,實驗證明其放大效果理想,并給出了相應(yīng)的實驗數(shù)據(jù)。
上傳時間: 2014-12-26
上傳用戶:zhangjinzj
針對我國鐵路電力機(jī)車發(fā)展對電能計量的準(zhǔn)確性要求越來越高,設(shè)計了基于ADE7753電量測量芯片的電力機(jī)車能耗監(jiān)測終端,利用采樣法對電壓和電流交流參數(shù)進(jìn)行測量,計算消耗電量,并記錄機(jī)車運行狀態(tài)。該裝置對分析機(jī)車能耗、制定節(jié)能措施具有重要的現(xiàn)實意義。
標(biāo)簽: 7753 ADE 電力機(jī)車 能耗
上傳時間: 2013-10-16
上傳用戶:gaoliangncepu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1