亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

dc電源模塊

  • 開(kāi)關(guān)電源設(shè)計(jì)與開(kāi)發(fā)

    開(kāi)關(guān)電源設(shè)計(jì)與開(kāi)發(fā) 資料

    標(biāo)簽: 開(kāi)關(guān)電源設(shè)計(jì)

    上傳時(shí)間: 2014-12-24

    上傳用戶:38553903210

  • 使用簡(jiǎn)易閂鎖電路保護(hù)電源

    設(shè)計(jì)時(shí)需要過(guò)一款簡(jiǎn)單、低成本的閂鎖電路 (latch circuit) ?圖一顯示的就是這樣一款電路,基本上是一個(gè)可控矽整流器(SCR),結(jié)合了一些離散組件,只需低成本的元件便可以提供電源故障保護(hù)。

    標(biāo)簽: 閂鎖電路 保護(hù)電源

    上傳時(shí)間: 2013-11-11

    上傳用戶:zq70996813

  • 透過(guò)MOSFET電壓電流最佳化控制傳導(dǎo)性及輻射性EMI

    經(jīng)由改變外部閘極電阻(gate resistors)或增加一個(gè)跨在汲極(drain)和源極(source)的小電容來(lái)調(diào)整MOSFET的di/dt和dv/dt,去觀察它們?nèi)绾螌?duì)EMI產(chǎn)生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個(gè)有著單組輸出+12V/4.1A及初級(jí)側(cè)MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉(zhuǎn)接器(adapter)來(lái)做傳導(dǎo)性及輻射性EMI測(cè)試。

    標(biāo)簽: MOSFET EMI 電壓電流 控制

    上傳時(shí)間: 2014-09-08

    上傳用戶:swing

  • 可替代整合型MOSFET的獨(dú)立元件

    在電源設(shè)計(jì)中,工程人員時(shí)常會(huì)面臨控制 IC 驅(qū)動(dòng)電流不足的問(wèn)題,或者因?yàn)殚l極驅(qū)動(dòng)損耗導(dǎo)致控制 IC 功耗過(guò)大。為解決這些問(wèn)題,工程人員通常會(huì)採(cǎi)用外部驅(qū)動(dòng)器。目前許多半導(dǎo)體廠商都有現(xiàn)成的 MOSFET 積體電路驅(qū)動(dòng)器解決方案,但因?yàn)槌杀究剂浚こ處熗鶗?huì)選擇比較低價(jià)的獨(dú)立元件。

    標(biāo)簽: MOSFET 獨(dú)立元件

    上傳時(shí)間: 2013-11-19

    上傳用戶:阿譚電器工作室

  • DDR記憶體電源

    CMOS 邏輯系統(tǒng)的功耗主要與時(shí)脈頻率、系統(tǒng)內(nèi)各閘極輸入電容及電源電壓有關(guān),裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運(yùn)作速度,因此系統(tǒng)時(shí)脈頻率可升高至 Ghz 範(fàn)圍。

    標(biāo)簽: DDR 記憶體 電源

    上傳時(shí)間: 2013-10-14

    上傳用戶:immanuel2006

  • 折衷選擇輸入電容鏈波電流的線壓范圍

    透過(guò)增加輸入電容,可以在獲得更多鏈波電流的同時(shí),還能藉由降低輸入電容的壓降來(lái)縮小電源的工作輸入電壓範(fàn)圍。這會(huì)影響電源的變壓器圈數(shù)比以及各種電壓與電流應(yīng)力(current stresscurrent stress current stresscurrent stress current stress current stress )。電容鏈波電流額定值越大,應(yīng)力越小,電源效率也就越高。

    標(biāo)簽: 輸入電容 電流

    上傳時(shí)間: 2013-11-11

    上傳用戶:jelenecheung

  • 開(kāi)關(guān)電源設(shè)計(jì)實(shí)例和開(kāi)關(guān)電源調(diào)試基礎(chǔ)

    開(kāi)關(guān)電源設(shè)計(jì)資料

    標(biāo)簽: 開(kāi)關(guān)電源 設(shè)計(jì)實(shí)例 調(diào)試

    上傳時(shí)間: 2013-11-08

    上傳用戶:李哈哈哈

  • ZigBee網(wǎng)絡(luò)溫度采集系統(tǒng)搭建指南

    協(xié)調(diào)器需要處理網(wǎng)絡(luò)中的數(shù)據(jù),不能啟用 睡眠狀態(tài)所以我們就采ZT100 ZT100 -EVB 作為 ZigBee ZigBeeZigBee 網(wǎng)絡(luò)溫度采集系統(tǒng)的中心協(xié)調(diào)器 網(wǎng)絡(luò)溫度采集系統(tǒng)的中心協(xié)調(diào)器 ,使用 5V -DC 電 源適配器為其供。 使用之前必須對(duì) 模塊參數(shù) 進(jìn)行 配置 ,步驟 如下 : 1、 使用 USB 轉(zhuǎn)串口線連接 ZT100 ZT100 -EVB 和 PC 機(jī)。 2、 打開(kāi) ZT -ToolTool 工具。 3、 選擇 PC 機(jī)

    標(biāo)簽: ZigBee 網(wǎng)絡(luò)溫度 采集系統(tǒng)

    上傳時(shí)間: 2013-11-14

    上傳用戶:哇哇哇哇哇

  • 克服能量采集無(wú)線感測(cè)器設(shè)計(jì)挑戰(zhàn)

    無(wú)線感測(cè)器已變得越來(lái)越普及,短期內(nèi)其開(kāi)發(fā)和部署數(shù)量將急遽增加。而無(wú)線通訊技術(shù)的突飛猛進(jìn),也使得智慧型網(wǎng)路中的無(wú)線感測(cè)器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無(wú)線感測(cè)器系統(tǒng)相繼問(wèn)市。儘管如此,工程師仍面臨一個(gè)重大的挑戰(zhàn):即電源消耗。

    標(biāo)簽: 能量采集 無(wú)線感測(cè)器

    上傳時(shí)間: 2013-10-30

    上傳用戶:wojiaohs

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

主站蜘蛛池模板: 石渠县| 旬阳县| 自贡市| 朝阳市| 长泰县| 金沙县| 横山县| 敖汉旗| 即墨市| 三门县| 固镇县| 大理市| 伊川县| 大荔县| 离岛区| 绩溪县| 周至县| 阳高县| 永城市| 通许县| 肃南| 博湖县| 益阳市| 黄浦区| 棋牌| 樟树市| 得荣县| 荣成市| 栾城县| 美姑县| 连江县| 南汇区| 遂昌县| 米林县| 桃园市| 赣榆县| 甘孜| 翁源县| 克什克腾旗| 资溪县| 凤翔县|