亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

dc電源模塊

  • 開關電源設計與開發

    開關電源設計與開發 資料

    標簽: 開關電源設計

    上傳時間: 2014-12-24

    上傳用戶:38553903210

  • 使用簡易閂鎖電路保護電源

    設計時需要過一款簡單、低成本的閂鎖電路 (latch circuit) ?圖一顯示的就是這樣一款電路,基本上是一個可控矽整流器(SCR),結合了一些離散組件,只需低成本的元件便可以提供電源故障保護。

    標簽: 閂鎖電路 保護電源

    上傳時間: 2013-11-11

    上傳用戶:zq70996813

  • 透過MOSFET電壓電流最佳化控制傳導性及輻射性EMI

    經由改變外部閘極電阻(gate resistors)或增加一個跨在汲極(drain)和源極(source)的小電容來調整MOSFET的di/dt和dv/dt,去觀察它們如何對EMI產生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個有著單組輸出+12V/4.1A及初級側MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉接器(adapter)來做傳導性及輻射性EMI測試。

    標簽: MOSFET EMI 電壓電流 控制

    上傳時間: 2014-09-08

    上傳用戶:swing

  • 可替代整合型MOSFET的獨立元件

    在電源設計中,工程人員時常會面臨控制 IC 驅動電流不足的問題,或者因為閘極驅動損耗導致控制 IC 功耗過大。為解決這些問題,工程人員通常會採用外部驅動器。目前許多半導體廠商都有現成的 MOSFET 積體電路驅動器解決方案,但因為成本考量,工程師往往會選擇比較低價的獨立元件。

    標簽: MOSFET 獨立元件

    上傳時間: 2013-11-19

    上傳用戶:阿譚電器工作室

  • DDR記憶體電源

    CMOS 邏輯系統的功耗主要與時脈頻率、系統內各閘極輸入電容及電源電壓有關,裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運作速度,因此系統時脈頻率可升高至 Ghz 範圍。

    標簽: DDR 記憶體 電源

    上傳時間: 2013-10-14

    上傳用戶:immanuel2006

  • 折衷選擇輸入電容鏈波電流的線壓范圍

    透過增加輸入電容,可以在獲得更多鏈波電流的同時,還能藉由降低輸入電容的壓降來縮小電源的工作輸入電壓範圍。這會影響電源的變壓器圈數比以及各種電壓與電流應力(current stresscurrent stress current stresscurrent stress current stress current stress )。電容鏈波電流額定值越大,應力越小,電源效率也就越高。

    標簽: 輸入電容 電流

    上傳時間: 2013-11-11

    上傳用戶:jelenecheung

  • 開關電源設計實例和開關電源調試基礎

    開關電源設計資料

    標簽: 開關電源 設計實例 調試

    上傳時間: 2013-11-08

    上傳用戶:李哈哈哈

  • ZigBee網絡溫度采集系統搭建指南

    協調器需要處理網絡中的數據,不能啟用 睡眠狀態所以我們就采ZT100 ZT100 -EVB 作為 ZigBee ZigBeeZigBee 網絡溫度采集系統的中心協調器 網絡溫度采集系統的中心協調器 ,使用 5V -DC 電 源適配器為其供。 使用之前必須對 模塊參數 進行 配置 ,步驟 如下 : 1、 使用 USB 轉串口線連接 ZT100 ZT100 -EVB 和 PC 機。 2、 打開 ZT -ToolTool 工具。 3、 選擇 PC 機

    標簽: ZigBee 網絡溫度 采集系統

    上傳時間: 2013-11-14

    上傳用戶:哇哇哇哇哇

  • 克服能量采集無線感測器設計挑戰

    無線感測器已變得越來越普及,短期內其開發和部署數量將急遽增加。而無線通訊技術的突飛猛進,也使得智慧型網路中的無線感測器能夠緊密互連。此外,系統單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無線感測器系統相繼問市。儘管如此,工程師仍面臨一個重大的挑戰:即電源消耗。

    標簽: 能量采集 無線感測器

    上傳時間: 2013-10-30

    上傳用戶:wojiaohs

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

主站蜘蛛池模板: 怀柔区| 宿松县| 镇巴县| 丰宁| 辰溪县| 桐梓县| 黄浦区| 合阳县| 屯昌县| 赤壁市| 乃东县| 峨山| 石景山区| 江城| 湄潭县| 维西| 德兴市| 河北省| 新宁县| 溧水县| 辰溪县| 巧家县| 翁牛特旗| 万山特区| 永顺县| 黄冈市| 深圳市| 武威市| 色达县| 斗六市| 沽源县| 江华| 衡东县| 内乡县| 平遥县| 巩留县| 开远市| 绿春县| 武冈市| 大荔县| 师宗县|