亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ddr-Sdram

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存儲器橋

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of ddr-Sdram memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    標簽: PCI-X XAPP DIMM 708

    上傳時間: 2013-11-24

    上傳用戶:18707733937

  • This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDR

    This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with Quartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec

    標簽: Development Startix2 tailored Altera

    上傳時間: 2014-01-19

    上傳用戶:chongcongying

  • 這個設計是使用Virtex-4實現DDR的控制器的

    這個設計是使用Virtex-4實現DDR的控制器的,設計分為三個主要模塊:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,當然還有測試模塊。

    標簽: Virtex DDR 控制器

    上傳時間: 2017-05-20

    上傳用戶:llandlu

  • DDR_SDRAM_verilog.rar

    DDR SDRAM控制器verilog代碼及中文說明文檔,注釋非常詳細。

    標簽: DDR_SDRAM_verilog

    上傳時間: 2013-07-02

    上傳用戶:wanghui2438

  • 基于FPGA的圖像處理平臺及3D加速引擎的設計.rar

    3D加速引擎是3D圖形加速系統的重要組成部分,以往在軟件平臺上對3D引擎的研究,實現了復雜的渲染模型和渲染算法,但這些復雜算法與模型在FPGA上綜合實現具有一定難度,針對FPGA的3D加速引擎設計及其平臺實現需要進一步研究。 本文在研究3D加速引擎結構的基礎上,實現了基于FPGA的圖像處理平臺,使用模塊化的思想,利用IP核技術分析設計實現了3D加速管道及其他模塊,并進行了仿真、驗證、實現。 圖像處理平臺選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實現與驗證,設計搭建的圖像處理平臺還實現了ddr-Sdram控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設計包含3D加速渲染管道、視角變換管道、基元讀取、頂點FIFO、基元FIFO、寫內存等模塊。針對FPGA的特性,簡化、設計、實現了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進行了仿真測試和圖像處理平臺上的驗證,其結果表明3D加速引擎設計的大部分功能得到實現,結果令人滿意。

    標簽: FPGA 3D加速 圖像

    上傳時間: 2013-07-30

    上傳用戶:lepoke

  • 高速并行信號處理板數據接口與控制的FPGA設計

    隨著信息社會的發展,人們要處理的各種信息總量變得越來越大,尤其在處理大數據量與實時處理數據方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數據速度快,效率高,并且不斷的完善與發展。此類板卡要求與外部設備通訊,同時也要進行內部的數據交換,于是板卡的接口設備調試與內部數據交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數據通道的設計。 本文首先介紹了通用信號處理板的應用開發背景,包括此類板卡使用的處理芯片、板上設備、發展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數據處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數據傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續遞增的數據驗證了整個系統已經正常工作。實現了信號處理板內部數據通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發送數據。 2、完成了FPGA內部的數據通道的設計,使數據可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數據接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • 基于FPGA的嵌入式導航雷達顯示系統

    雷達即無線電探測和測距。雷達裝在船上用于航行避讓、船舶定位和引航的稱為船用導航雷達。船用導航雷達是測定本船位置和預防沖撞事故所不可缺少的系統。它能夠準確捕獲其它船只、陸地、航線標志等物標信息,并將其顯示在顯示屏上。 本文圍繞船用導航雷達展開了研究,研究內容分為以下幾個部分: 首先介紹了雷達的概念、基本原理和主要應用,而且詳細敘述了船用導航雷達的發展和工作原理及特性。 然后根據雷達的基本原理和船用導航雷達的特點,設計了基于FPGA、ARM、DSP的船用導航雷達系統,并采用了DDR SDRAM存儲器。ARM、DSP和FPGA是當今主流的高速數字信號處理芯片,滿足了船用導航雷達系統的要求。 最后根據VGA顯示器的原理和雷達圖像的疊加原理,實現了基于FPGA的VGA雷達圖像疊加顯示,并得到了所需的雷達圖像。從結果可以看出,本系統的設計是符合要求的。

    標簽: FPGA 嵌入式 導航雷達 顯示系統

    上傳時間: 2013-07-20

    上傳用戶:dwzjt

  • DDR2SDRAM存儲器接口設計

    內部存儲器負責計算機系統內部數據的中轉、存儲與讀取,作為計算機系統中必不可少的三大件之一,它對計算機系統性能至關重要。內存可以說是CPU處理數據的“大倉庫”,所有經過CPU處理的指令和數據都要經過內存傳遞到電腦其他配件上,因此內存性能的好壞,直接影響到系統的穩定性和運行性能。在當今的電子系統設計中,內存被使用得越來越多,并且對內存的要求越來越高。既要求內存讀寫速度盡可能的快、容量盡可能的大,同時由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統性能的同時也能降低內存產品的成本。面對這種趨勢,設計和實現大容量高速讀寫的內存顯得尤為重要。因此,近年來內存產品正經歷著從小容量到大容量、從低速到高速的不斷變化,從技術上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進。和普通SDRAM的接口設計相比,DDR2 SDRAM存儲器在獲得大容量和高速率的同時,對存儲器的接口設計也提出了更高的要求,其接口設計復雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數據多路分解和時鐘轉換邏輯必須在FPGA核心邏輯中實現,設計者可能不得不對接口邏輯進行手工布線以確保臨界時序。而另一方面,不得不處理好與DDR2接口有關的時序問題(包括溫度和電壓補償)。要正確的實現DDR2接口需要非常細致的工作,并在提供設計靈活性的同時確保系統性能和可靠性。 本文對通過Xilinx的Spartan3 FPGA實現DDR2內存接口的設計與實現進行了詳細闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設計變得更簡單、更可靠。本設計中對I/O模塊及其他邏輯在RTL代碼中進行了配置、嚴整、執行,并正確連接到FPGA上,經過仔細仿真,然后在硬件中驗證,以確保存儲器接口系統的可靠性。

    標簽: DDR2SDRAM 存儲器 接口設計

    上傳時間: 2013-06-08

    上傳用戶:fairy0212

  • 用Xilinx_FPGA實現DDR_SDRAM控制器

    ·摘要:  DDB SDRAM使用雙倍數據速率結構,它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于Xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術等優勢,本設計采用它來實現DDRSDRAM控制器.該DDR SDRAM控制器采用直接時鐘數據捕獲技術,本文將重點闡述該技術. 

    標簽: Xilinx_FPGA DDR_SDRAM 控制器

    上傳時間: 2013-05-24

    上傳用戶:zxc23456789

  • DevKit8000評估套件簡介及應用

    DevKit8000評估套件簡介及應用 OMAP3530應用處理器集成600-MHz ARM Cortex-A8核及430-MHz TMS320C64x DSP核 板載128MByte DDR SDRAM,32bit 板載128MByte NAND Flash

    標簽: DevKit 8000 評估套件

    上傳時間: 2014-12-27

    上傳用戶:lliuhhui

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产丝袜美腿一区二区三区| 国产精品国产自产拍高清av| 欧美va亚洲va日韩∨a综合色| 狠狠入ady亚洲精品经典电影| 久久久久久午夜| 黄色av日韩| 欧美激情视频免费观看| 亚洲在线视频观看| 在线电影国产精品| 欧美日韩精品在线观看| 亚洲综合色婷婷| 韩国在线一区| 欧美日韩1区| 久久久久九九九九| 亚洲桃花岛网站| 永久免费毛片在线播放不卡| 欧美日韩精品免费观看视频完整| 午夜免费日韩视频| 亚洲最新中文字幕| 在线观看日韩精品| 国产精品超碰97尤物18| 欧美mv日韩mv国产网站| 欧美一区二区三区播放老司机 | 亚洲国产人成综合网站| 欧美三级午夜理伦三级中视频| 久久九九精品| 国产视频精品免费播放| 欧美日韩成人一区| 久久精品亚洲一区二区| 亚洲天堂久久| 99亚洲一区二区| 亚洲国产成人一区| 国产亚洲欧美一级| 国产精品久久久久久久久免费| 男女激情视频一区| 久久久久久久综合| 亚洲欧美色一区| 一区二区不卡在线视频 午夜欧美不卡在| 国产一区日韩一区| 国产欧美日韩三区| 国产精品嫩草99av在线| 欧美日韩中文字幕精品| 欧美黄色大片网站| 欧美成年视频| 狂野欧美一区| 久久久久99精品国产片| 久久久久久久一区| 欧美中日韩免费视频| 亚洲欧美国产77777| 亚洲无限av看| 亚洲午夜电影网| 亚洲无线观看| 亚洲一区在线免费| 亚洲女人天堂成人av在线| 中文亚洲免费| 亚洲综合国产激情另类一区| 亚洲天堂成人| 亚洲综合三区| 欧美综合国产| 久久久综合网| 男女精品视频| 欧美日韩亚洲一区二区| 欧美色图天堂网| 国产精品一区二区你懂的| 国产麻豆午夜三级精品| 国产精品一国产精品k频道56| 国产精品自拍网站| 黄色精品一区| 亚洲日韩视频| 亚洲欧美国产高清va在线播| 欧美一区二区三区男人的天堂 | 午夜伦理片一区| 欧美亚洲免费高清在线观看| 久久精品国语| 欧美成人免费观看| 欧美色图首页| 亚洲一区观看| 亚洲激情电影中文字幕| 亚洲伦理自拍| 午夜精品久久久久久久男人的天堂 | 欧美亚洲一级| 久久久噜噜噜久久| 欧美激情视频在线播放| 国产精品日韩| 亚洲国产成人久久| 亚洲欧美99| 欧美a级理论片| 国产精品日韩一区二区| 在线成人av.com| 中文国产亚洲喷潮| 久久看片网站| 国产精品久久久久久久午夜片| 激情欧美丁香| 亚洲四色影视在线观看| 另类图片综合电影| 国产人久久人人人人爽| 亚洲精品视频一区二区三区| 欧美一区中文字幕| 欧美性jizz18性欧美| 在线看片日韩| 欧美一区二区在线| 欧美性大战xxxxx久久久| 在线欧美日韩国产| 欧美在线free| 国产精品igao视频网网址不卡日韩| 在线看成人片| 久久精品99国产精品日本| 欧美日韩综合另类| 亚洲精品免费在线播放| 久久一区二区三区四区| 国产欧美一区二区三区视频| 亚洲网站在线| 欧美性大战久久久久| 日韩视频亚洲视频| 美女久久一区| 在线观看日产精品| 久久精品国语| 国产一二三精品| 久久电影一区| 国产一区二三区| 欧美在线91| 国产午夜亚洲精品理论片色戒| 亚洲欧美中文另类| 国产精品狼人久久影院观看方式| 亚洲天堂成人| 欧美午夜精品伦理| 欧美精品亚洲精品| 欧美精品在线一区| 亚洲精品国产精品国自产观看浪潮 | 欧美视频在线免费看| 亚洲高清久久| 蜜臀av国产精品久久久久| 激情伊人五月天久久综合| 久久精品国产69国产精品亚洲| 国产色视频一区| 欧美怡红院视频| 国内成人自拍视频| 美国十次成人| 日韩视频一区二区三区| 欧美日韩国产成人| 亚洲特级毛片| 国产日韩精品一区二区三区| 久久成人免费视频| 亚洲电影免费观看高清| 欧美黄色免费| 亚洲伊人伊色伊影伊综合网| 国产精品一区二区你懂得| 欧美一区二区高清在线观看| 国产亚洲一区二区三区| 久久噜噜噜精品国产亚洲综合| 亚洲国产欧美一区二区三区同亚洲 | 久久久人成影片一区二区三区 | 亚洲区免费影片| 欧美日本在线播放| 亚洲欧美另类在线| 韩国精品久久久999| 欧美成人中文字幕在线| 亚洲午夜av电影| 国产在线精品自拍| 欧美成年人视频| 亚洲午夜精品一区二区| 国产一区二区三区四区hd| 欧美jjzz| 午夜在线观看欧美| 亚洲国产成人精品女人久久久| 欧美日韩视频在线| 久久精品亚洲国产奇米99| 亚洲精品社区| 国产综合色精品一区二区三区| 欧美另类极品videosbest最新版本| 午夜国产一区| 亚洲卡通欧美制服中文| 国产日韩一区欧美| 欧美日韩免费在线观看| 久久深夜福利| 亚洲精品欧美激情| 国产午夜久久久久| 欧美日韩在线大尺度| 久久精品人人做人人爽| 在线亚洲一区二区| 亚洲国产成人精品女人久久久 | 欧美三区在线视频| 久久精品在线观看| 一区二区精品在线| 在线日韩欧美视频| 国产日韩一区二区三区在线| 欧美日韩一区二区三| 久久久久久久成人| 午夜精品久久久久久久99水蜜桃| 亚洲精品久久久久久下一站| 国产深夜精品福利| 国产精品稀缺呦系列在线| 欧美母乳在线| 欧美大成色www永久网站婷| 久久久久国产一区二区三区| 午夜精品久久久| 亚洲天堂成人在线观看| 99精品久久| 一区二区欧美国产| 一本色道久久综合精品竹菊|