亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

dsp-FPGA

  • 清華大學(xué)Altera FPGA工程師成長手冊(光盤視頻)

       《Altera FPGA工程師成長手冊》以altera公司的fpga為例,由淺入深,全面、系統(tǒng)地詳細(xì)講述了基于可編程邏輯技術(shù)的設(shè)計方法。《Altera FPGA工程師成長手冊》講解時穿插了大量典型實例,便于讀者理解和演練。另外,為了幫助讀者更好地學(xué)習(xí),《Altera FPGA工程師成長手冊》提供了配套語音教學(xué)視頻,這些視頻和《Altera FPGA工程師成長手冊》源代碼一起收錄于《Altera FPGA工程師成長手冊》配書光盤中。   《Altera FPGA工程師成長手冊》涉及面廣,從基本的軟件使用到一般電路設(shè)計,再到nios ⅱ軟核處理器的設(shè)計,幾乎涉及fpga開發(fā)設(shè)計的所有知識。具體內(nèi)容包括:eda開發(fā)概述、altera quartus ii開發(fā)流程、altera quartus ii開發(fā)向?qū)Аhdl語言、基本邏輯電路設(shè)計、宏模塊、lpm函數(shù)應(yīng)用、基于fpga的dsp開發(fā)設(shè)計、sopc系統(tǒng)構(gòu)架、soc系統(tǒng)硬件開發(fā)、sopc系統(tǒng)軟件開發(fā)、nios ii常用外設(shè)、logiclock優(yōu)化技術(shù)等。

    標(biāo)簽: Altera FPGA 清華大學(xué) 工程師

    上傳時間: 2013-10-29

    上傳用戶:思索的小白

  • 基于FPGA的DDC設(shè)計及仿真

        在軟件無線電數(shù)字接收機中,從AD前端采集過來的數(shù)字信號頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號處理任務(wù)。因此合理的設(shè)計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成相關(guān)的數(shù)字信號處理任務(wù)就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實時性要求,此時通過合理的設(shè)計DDC就可以解決上述問題。

    標(biāo)簽: FPGA DDC 仿真

    上傳時間: 2014-12-28

    上傳用戶:432234

  • 北京理工大學(xué)FPGA講義

      專用集成電路( ASIC )的出現(xiàn)   􀁻 ASIC的提出和發(fā)展說明集成電路進(jìn)入了一個新階段。   􀁻 通用的、標(biāo)準(zhǔn)的集成電路已不能完全適應(yīng)電子系統(tǒng)的急劇變化和更新?lián)Q代。各個電子系統(tǒng)廠家都希望生產(chǎn)出具有自己特色的合格產(chǎn)品,只有ASIC產(chǎn)品才能達(dá)到這種要求。這也就是自80年代中期以來,ASIC得到廣泛重視的根本原因。   􀁻 ASIC電路的蓬勃發(fā)展推動著設(shè)計方法和設(shè)計工具的完善,同時也促進(jìn)著系統(tǒng)設(shè)計人員與芯片設(shè)計人員的結(jié)合和相互滲透。   FPGA的發(fā)展:IC-〉A(chǔ)SIC-〉FPGA   􀁻 FPGA分類、結(jié)構(gòu)、設(shè)計流程,F(xiàn)PGA設(shè)計工具:   􀁻 VHDL   􀁻 Verilog   􀁻 VHDL的仿真   􀁻 VHDL的綜合   􀁻 FPGA實現(xiàn)過程   􀁻 FPGA實現(xiàn)高性能DSP   􀁻 FPGA嵌入式系統(tǒng)設(shè)計

    標(biāo)簽: FPGA 理工 大學(xué) 講義

    上傳時間: 2013-11-06

    上傳用戶:lanjisu111

  • 基于Actel FPGA的CoreFFT應(yīng)用

    CoreFFT 是Actel 公司提供的基于Actel FPGA 結(jié)構(gòu)優(yōu)化的微秒級FFT 運算軟核,為客戶提供功能強大和高效的DSP 解決方案。CoreFFT 應(yīng)用于Actel 以Flash 和反熔絲技術(shù)為基礎(chǔ)的現(xiàn)場可編程門陣列(FPGA)器件,專為講求高可靠性的應(yīng)用場合而設(shè)計,如雷達(dá)、地面和高空通信、聲學(xué)、石油和醫(yī)療信號處理等,應(yīng)用于需要耐受高溫并對固件錯誤和輻射有免疫能力的場合。CoreFFT 可生成專為Actel FPGA 而優(yōu)化的軟核,進(jìn)行FFT 變換,將信號從時域轉(zhuǎn)移至頻域,從而分析信號的頻譜構(gòu)成。

    標(biāo)簽: CoreFFT Actel FPGA

    上傳時間: 2014-01-17

    上傳用戶:hj_18

  • 基于Actel FPGA的雙端口RAM設(shè)計

    基于Actel FPGA 的雙端口RAM 設(shè)計雙端口RAM 芯片主要應(yīng)用于高速率、高可靠性、對實時性要求高的場合,如實現(xiàn)DSP與PCI 總線芯片之間的數(shù)據(jù)交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發(fā)生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公司推出的專用雙端口RAM 芯片解決了普通雙端口RAM 內(nèi)部競爭問題,并融合了中斷、旗語、主從功能。它具有存取速度快、功耗低、可完全異步操作、接口電路簡單等優(yōu)點,但缺點也非常明顯,那就是價格太昂貴。為解決IDT 專用雙端口RAM 芯片的價格過高問題,廣州致遠(yuǎn)電子有限公司推出了一種全新的基于Actel FPGA 的雙端口RAM 的解決方案。該方案采用Actel FPGA 實現(xiàn),不僅具有IDT 專用雙端口RAM 芯片的所有性能特點,更是在價格上得到了很大改善,以A3P060雙端口RAM 為例,在相同容量(2K 字節(jié))下,其價格僅為IDT 專用芯片的六分之一。

    標(biāo)簽: Actel FPGA RAM 雙端口

    上傳時間: 2013-10-22

    上傳用戶:blacklee

  • 基于FPGA和CMX589A的GMSK調(diào)制器設(shè)計與實現(xiàn)

    GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計方案,并給出了方案的具體實現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實現(xiàn)的高斯濾波器、 FPGA實現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對系統(tǒng)功能和性能測試結(jié)果表明,指標(biāo)符合設(shè)計要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGAl 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動通信環(huán)境下對鄰道干擾的嚴(yán)格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標(biāo)準(zhǔn)調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實現(xiàn)方法,一種是利用GMSK ASIC專用芯片來完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來實現(xiàn)GMSK調(diào)制。這種實現(xiàn)方法的特點是實現(xiàn)簡單、基帶信 號速率可控,但調(diào)制載波頻率固定,沒有可擴(kuò)展性。另外一種方法是利用軟件無線電思想采用正交調(diào)制的方法在FPGA和DSP平臺上實現(xiàn)。其中又包括兩種實現(xiàn) 手段,一種是采用直接分解將單個脈沖的高斯濾波器響應(yīng)積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過累加相位信息來實現(xiàn);另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應(yīng)基本軌跡存入ROM作為查找表,然后通過FM調(diào)制實現(xiàn)。這種利用軟件無線電思想實現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點,但由于軟件 設(shè)計中涉及到高斯低通濾波、相位積分和三角函數(shù)運算,所以調(diào)制器參數(shù)更改困難、實現(xiàn)復(fù)雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設(shè)計方案。與傳統(tǒng)實現(xiàn)方法比較具有實現(xiàn)簡單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點,適合于CDPD、無中心站等多種通信系統(tǒng),具有重要現(xiàn)實意義。

    標(biāo)簽: FPGA 589A GMSK CMX

    上傳時間: 2013-10-24

    上傳用戶:thesk123

  • 基于FPGA的PAL-VGA轉(zhuǎn)換器的實現(xiàn)

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號到800×600 的VGA 格式轉(zhuǎn)換的實現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進(jìn)行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計中發(fā)揮著越來越重要的作用。本課題的設(shè)計就是采用VHDL 描述, 基于FPGA 來實現(xiàn)的。

    標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器

    上傳時間: 2013-12-03

    上傳用戶:aa54

  • 基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計與實現(xiàn)

    為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖。測試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計已經(jīng)成功應(yīng)用于某樣機中。

    標(biāo)簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-11-25

    上傳用戶:王成林。

  • 對Altera 28nm FPGA浮點DSP設(shè)計流程和性能的獨立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • Alter FPGA的設(shè)計流程以及DSP設(shè)計

    Alter FPGA的設(shè)計流程以及DSP設(shè)計.

    標(biāo)簽: Alter FPGA DSP 設(shè)計流程

    上傳時間: 2013-11-07

    上傳用戶:dudu1210004

主站蜘蛛池模板: 丹阳市| 洞头县| 故城县| 屏山县| 双江| 阿拉尔市| 三穗县| 会理县| 衡阳市| 奇台县| 穆棱市| 德令哈市| 易门县| 来安县| 开原市| 乌苏市| 东光县| 太白县| 宝丰县| 安阳市| 姜堰市| 南丰县| 衡山县| 弥渡县| 石阡县| 唐海县| 泸溪县| 康乐县| 思茅市| 南昌县| 毕节市| 任丘市| 芜湖市| 德惠市| 鄄城县| 德阳市| 孟连| 清苑县| 莆田市| 武胜县| 衡东县|