亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

dsp-FPGA

  • 基于DSP和FPGA的虹膜識(shí)別系統(tǒng)

    近年來,隨著生物識(shí)別技術(shù)的興起,虹膜識(shí)別技術(shù)被日益關(guān)注。由于虹膜識(shí)別技術(shù)對(duì)個(gè)體識(shí)別具有高度的可靠性,已成為目前生物識(shí)別中最有發(fā)展前景的識(shí)別技術(shù)之一。與其它生物識(shí)別技術(shù)相比,虹膜識(shí)別技術(shù)具有唯一性、穩(wěn)定性、非侵犯性、不易偽造性和活體特性等優(yōu)勢(shì)。因此,虹膜識(shí)別技術(shù)具有廣闊的使用前景和很好的經(jīng)濟(jì)效益,越來越受到國(guó)內(nèi)外有關(guān)研究人員的重視。 目前,虹膜識(shí)別產(chǎn)品大多都是基于PC平臺(tái)的,在便攜性、穩(wěn)定性和安全性方面還存在一些問題。為了克服以上的缺點(diǎn),本文構(gòu)架了基于DSP和FPGA的嵌入式虹膜識(shí)別硬件平臺(tái),使虹膜識(shí)別技術(shù)可應(yīng)用與更多的領(lǐng)域。 本文的主要工作如下: 1.設(shè)計(jì)了一個(gè)嵌入式硬件系統(tǒng),包括DSP處理器、FPGA、COMS圖像傳感器、人機(jī)交互接口和通信接口。同時(shí),還編寫了各硬件模塊的驅(qū)動(dòng)程序。另外,由于系統(tǒng)中DSP工作頻率為300Mhz,另外有些器件工作在100Mhz,因此本文還給出了一些信號(hào)完整性分析和PCB設(shè)計(jì)經(jīng)驗(yàn)。 2.在FPGA設(shè)計(jì)中,編寫Verilog程序,完成了虹膜圖像采集模塊、乒乓存儲(chǔ)器切換模塊、圖像采樣模塊以及將采樣后的圖像顯示在TFT彩色液晶上的模塊,最終實(shí)現(xiàn)了虹膜圖像實(shí)時(shí)顯示系統(tǒng)。此外,還設(shè)計(jì)實(shí)現(xiàn)了用于和DSP通信的HPI接口模塊。 3.完成了部分系統(tǒng)應(yīng)用程序設(shè)計(jì)。在使用DSP/BIOS實(shí)時(shí)操作系統(tǒng)的基礎(chǔ)上設(shè)計(jì)了各系統(tǒng)任務(wù),通過調(diào)用驅(qū)動(dòng)程序控制和協(xié)調(diào)各硬件模塊,實(shí)現(xiàn)了虹膜識(shí)別功能。 最終,本文實(shí)現(xiàn)了系統(tǒng)設(shè)計(jì),本設(shè)計(jì)可以快速有效的進(jìn)行虹膜識(shí)別。同時(shí),由于本系統(tǒng)采用模塊化的軟硬件設(shè)計(jì)技術(shù),使系統(tǒng)便于快速應(yīng)用于各種場(chǎng)合。

    標(biāo)簽: FPGA DSP 虹膜識(shí)別

    上傳時(shí)間: 2013-04-24

    上傳用戶:qlpqlq

  • 基于DSP和FPGA的數(shù)字化開關(guān)電源

    文章開篇提出了開發(fā)背景。認(rèn)為現(xiàn)在所廣泛應(yīng)用的開關(guān)電源都是基于傳統(tǒng)的分立元件組成的。它的特點(diǎn)是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對(duì)不同的客戶要求來“量身定做”不同的產(chǎn)品,同時(shí)幾乎沒有通用性和可移植性。在電子技術(shù)飛速發(fā)展的今天,這種傳統(tǒng)的模擬開關(guān)電源已經(jīng)很難跟上時(shí)代的發(fā)展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開關(guān)電源的控制部分正在向數(shù)字化方向發(fā)展。由于數(shù)字化,使開關(guān)電源的控制部分的智能化、零件的共通化、電源的動(dòng)作狀態(tài)的遠(yuǎn)距離監(jiān)測(cè)成為了可能,同時(shí)由于它的智能化、零件的共通化使得它能夠靈活地應(yīng)對(duì)不同客戶的需求,這就降低了開發(fā)周期和成本。依靠現(xiàn)代數(shù)字化控制和數(shù)字信號(hào)處理新技術(shù),數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。 在數(shù)字化領(lǐng)域的今天,最后一個(gè)沒有數(shù)字化的堡壘就是電源領(lǐng)域。近年來,數(shù)字電源的研究勢(shì)頭與日俱增,成果也越來越多。雖然目前中國(guó)制造的開關(guān)電源占了世界市場(chǎng)的80%以上,但都是傳統(tǒng)的比較低端的模擬電源。高端市場(chǎng)上幾乎沒有我們份額。 本論文研究的主要內(nèi)容是在傳統(tǒng)開關(guān)電源模擬調(diào)節(jié)器的基礎(chǔ)上,提出了一種新的數(shù)字化調(diào)節(jié)器方案,即基于DSP和FPGA的數(shù)字化PID調(diào)節(jié)器。論文對(duì)系統(tǒng)方案和電路進(jìn)行了較為具體的設(shè)計(jì),并通過測(cè)試取得了預(yù)期結(jié)果。測(cè)試證明該方案能夠適合本行業(yè)時(shí)代發(fā)展的步伐,使系統(tǒng)電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。同時(shí)該方案也可用于相關(guān)領(lǐng)域。 本文首先分析了國(guó)內(nèi)外開關(guān)電源發(fā)展的現(xiàn)狀,以及研究數(shù)字化開關(guān)電源的意義。然后提出了數(shù)字化開關(guān)電源的總體設(shè)計(jì)框圖和實(shí)現(xiàn)方案,并與傳統(tǒng)的開關(guān)電源做了較為詳細(xì)的比較。本論文的設(shè)計(jì)方案是采用DSP技術(shù)和FPGA技術(shù)來做數(shù)字化PID調(diào)節(jié),通過數(shù)字化PID算法產(chǎn)生PWM波來控制斬波器,控制主回路。從而取代傳統(tǒng)的模擬PID調(diào)節(jié)器,使電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。傳統(tǒng)的模擬開關(guān)電源是將電流電壓反饋信號(hào)做PID調(diào)節(jié)后--分立元器件構(gòu)成,采用專用脈寬調(diào)制芯片實(shí)現(xiàn)PWM控制。電流反饋信號(hào)來自主回路的電流取樣,電壓反饋信號(hào)來自主回路的電壓采樣。再將這兩個(gè)信號(hào)分別送至電流調(diào)節(jié)器和電壓調(diào)節(jié)器的反相輸入端,用來實(shí)現(xiàn)閉環(huán)控制。同時(shí)用來保證系統(tǒng)的穩(wěn)定性及實(shí)現(xiàn)系統(tǒng)的過流過壓保護(hù)、電流和電壓值的顯示。電壓、電流的給定信號(hào)則由單片機(jī)或電位器提供。再次,文章對(duì)各個(gè)模塊從理論和實(shí)際的上都做了仔細(xì)的分析和設(shè)計(jì),并給出了具體的電路圖,同時(shí)寫出了軟件流程圖以及設(shè)計(jì)中應(yīng)該注意的地方。整個(gè)系統(tǒng)由DSP板和ADC板組成。DSP板完成PWM生成、PID運(yùn)算、環(huán)境開關(guān)量檢測(cè)、環(huán)境開關(guān)量生成以及本地控制。ADC板主要完成前饋電壓信號(hào)采集、負(fù)載電壓信號(hào)采集、負(fù)載電流信號(hào)采集、以及對(duì)信號(hào)的一階數(shù)字低通濾波。由于整個(gè)系統(tǒng)是閉環(huán)控制系統(tǒng),要求采樣速率相當(dāng)高。本系統(tǒng)采用FPGA來控制ADC,這樣就避免了高速采樣占用系統(tǒng)資源的問題,減輕了DSP的負(fù)擔(dān)。DSP可以將讀到的ADC信號(hào)做PID調(diào)節(jié),從而產(chǎn)生PWM波來控制逆變橋的開關(guān)速率,從而達(dá)到閉環(huán)控制的目的。 最后,對(duì)數(shù)字化開關(guān)電源和模擬開關(guān)電源做了對(duì)比測(cè)試,得出了預(yù)期結(jié)論。同時(shí)也提出了一些需要改進(jìn)的地方,認(rèn)為該方案在其他相關(guān)行業(yè)中可以廣泛地應(yīng)用。模擬控制電路因?yàn)槭褂迷S多零件而需要很大空間,這些零件的參數(shù)值還會(huì)隨著使用時(shí)間、溫度和其它環(huán)境條件的改變而變動(dòng)并對(duì)系統(tǒng)穩(wěn)定性和響應(yīng)能力造成負(fù)面影響。數(shù)字電源則剛好相反,同時(shí)數(shù)字控制還能讓硬件頻繁重復(fù)使用、加快上市時(shí)間以及減少開發(fā)成本與風(fēng)險(xiǎn)。在當(dāng)前對(duì)產(chǎn)品要求體積小、智能化、共通化、精度高和穩(wěn)定度好等前提條件下,數(shù)字化開關(guān)電源有著廣闊的發(fā)展空間。本系統(tǒng)來基本上達(dá)到了設(shè)計(jì)要求。能夠滿足較高精度的設(shè)計(jì)要求。但對(duì)于高精度數(shù)字化電源,系統(tǒng)還有值得改進(jìn)的地方,比如改進(jìn)主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統(tǒng)的精度。 本系統(tǒng)涉及電子、通信和測(cè)控等技術(shù)領(lǐng)域,將數(shù)字PID算法與電力電子技術(shù)、通信技術(shù)等有機(jī)地結(jié)合了起來。本系統(tǒng)的設(shè)計(jì)方案不僅可以用在電源控制器上,只要是相關(guān)的領(lǐng)域都可以采用。

    標(biāo)簽: FPGA DSP 數(shù)字化 開關(guān)電源

    上傳時(shí)間: 2013-06-21

    上傳用戶:498732662

  • 基于DSP和FPGA的三維雕刻機(jī)數(shù)控系統(tǒng)

    基于DSP和FPGA的三維雕刻機(jī)數(shù)控系統(tǒng)基于DSP和FPGA的三維雕刻機(jī)數(shù)控系統(tǒng)

    標(biāo)簽: FPGA DSP 雕刻機(jī) 數(shù)控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:cknck

  • 基于FPGA和DSP的中頻信號(hào)檢測(cè)系統(tǒng)

    基于FPGA和DSP的中頻信號(hào)檢測(cè)系統(tǒng)的研究與設(shè)計(jì)

    標(biāo)簽: FPGA DSP 中頻信號(hào) 檢測(cè)系統(tǒng)

    上傳時(shí)間: 2013-06-17

    上傳用戶:qiuqing

  • 基于FPGA和DSP的自動(dòng)報(bào)靶系統(tǒng)

    · 摘要:  提出了一種基于DSP和FPGA的自動(dòng)報(bào)靶系統(tǒng)的設(shè)計(jì)方法,主要闡述了系統(tǒng)的軟硬件設(shè)計(jì)方法,并提出用模糊聚類分析識(shí)別靶心.對(duì)比其它設(shè)計(jì)方法.該方法適應(yīng)性強(qiáng)、靈活性高,設(shè)計(jì)調(diào)試方便.  

    標(biāo)簽: FPGA DSP 自動(dòng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:whenfly

  • 基于DSP和FPGA的超大視場(chǎng)紅外目標(biāo)檢測(cè)圖像處理系統(tǒng)設(shè)計(jì)

    · 摘要:  研制了一種基于DSP(TMS320C6414)和FPGA(XC2V2000)的超大視場(chǎng)紅外目標(biāo)實(shí)時(shí)檢測(cè)圖像處理系統(tǒng).文章詳細(xì)分析了系統(tǒng)中圖像采集、圖像處理、伺服系統(tǒng)以及人機(jī)接口等模塊的工作原理和流程.通過在此系統(tǒng)上運(yùn)行超大視場(chǎng)紅外圖像的目標(biāo)檢測(cè)與跟蹤算法,試驗(yàn)表明目標(biāo)檢測(cè)與跟蹤效果明顯.系統(tǒng)采用模塊化設(shè)計(jì),計(jì)算效率高,工作穩(wěn)定可靠.  

    標(biāo)簽: FPGA DSP 大視場(chǎng) 圖像處理

    上傳時(shí)間: 2013-07-17

    上傳用戶:xiaoyunyun

  • 基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用

    ·基于FPGA的雙口RAM在PC104與DSP通信中的研究與應(yīng)用

    標(biāo)簽: FPGA 104 DSP RAM

    上傳時(shí)間: 2013-07-04

    上傳用戶:葉山豪

  • FPGA學(xué)習(xí)的入門資料合輯

    這些課件可以作為對(duì)FPGA有興趣的人學(xué)習(xí)的入門資料,包含EDA的概述、FPGA結(jié)構(gòu)與配置、VHDL語(yǔ)言、QuartusII軟件、SOPC和NIosII嵌入式處理器設(shè)計(jì)、DSP Builder系統(tǒng)設(shè)計(jì)工具等內(nèi)容

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-08-13

    上傳用戶:yan2267246

  • FFT算法的一種基于FPGA器件的實(shí)現(xiàn)

    FFT算法的一種基于FPGA器件的實(shí)現(xiàn),供FPGA—DSP方向人員參考

    標(biāo)簽: FPGA FFT 算法 器件

    上傳時(shí)間: 2013-08-15

    上傳用戶:sardinescn

  • FFT處理器的FPGA設(shè)計(jì)

    FFT處理器的FPGA設(shè)計(jì),可供FPGA的DSP應(yīng)用參考

    標(biāo)簽: FPGA FFT 處理器

    上傳時(shí)間: 2013-08-16

    上傳用戶:honyeal

主站蜘蛛池模板: 鄯善县| 获嘉县| 辽阳市| 迁安市| 濮阳县| 黔南| 靖安县| 青川县| 抚顺市| 偏关县| 崇仁县| 元氏县| 嵊泗县| 郧西县| 平乡县| 雅江县| 北宁市| 沾化县| 山阴县| 方城县| 九龙城区| 昂仁县| 西平县| 荣成市| 个旧市| 舞阳县| 安吉县| 娄烦县| 桃园市| 龙南县| 东明县| 禹城市| 蒲江县| 阿坝县| 施甸县| 南京市| 东光县| 如皋市| 湟中县| 绥芬河市| 霞浦县|