encode.v The encoder syndrome.v Syndrome generator in decoder berlekamp.v Berlekamp algorithm in decoder chien-search.v Chien search and Forney algorithm in decoder decode.v The top module of the decoder inverse.v Computes multiplication inverse of an Galois field element test-bench.v The test fixture, and some brief notes on using the modules. data-rom.v A simple data source for testing run For those intelligence-challenged who can t run verilog LGPL The license
標(biāo)簽: Berlekamp berlekamp algorithm generator
上傳時間: 2014-02-16
上傳用戶:fxf126@126.com
IEEE1394Diag is a GUI application that presents a graphical view of an IEEE1394 network and provides the ability to perform common 1394 operations such as async reads, writes, isoc listens and talks, as well as configuration rom browsing of all nodes pres
標(biāo)簽: IEEE 1394 application graphical
上傳時間: 2014-12-03
上傳用戶:123啊
實現(xiàn)語音的采集和回放,先將語音信號數(shù)字化再存儲在ROM中,最后從讀出、數(shù)模轉(zhuǎn)換、濾波得到模擬語音信號!
上傳時間: 2015-08-07
上傳用戶:zaizaibang
很好的java教程 無需密碼即可解壓,雙擊可執(zhí)行文件 直接閱讀 引言 1. 前提 2. Java的學(xué)習(xí) 3. 目標(biāo) 4. 聯(lián)機文檔 5. 章節(jié) 6. 練習(xí) 7. 多媒體CD-ROM 8. 源代碼 9. 編碼樣式 10. Java版本 11. 課程和培訓(xùn) 12. 錯誤 13. 封面設(shè)計 14. 致謝
上傳時間: 2015-08-13
上傳用戶:dongqiangqiang
MSP430超低功耗微處理器是TI公司推出的一種新型單片機。它具有16位精簡指令結(jié)構(gòu),內(nèi)含12位快速ADC/Slope ADC,內(nèi)含60K字節(jié)FLASH ROM,2K字節(jié)RAM,片內(nèi)資源豐富,有ADC、PWM、若干TIME、串行口、WATCHDOG、比較器、模擬信號,有多種省電模式,功耗特別小,一顆電池可工作10年。開發(fā)簡單,仿真器價格低廉,不需昂貴的編程器。
上傳時間: 2014-12-22
上傳用戶:731140412
ARM7硬件說明與開發(fā) The ARM7 is a low-power, general purpose 32-bit RISC microprocessor macrocell for use in application or customer-specific integrated circuts (ASICs or CSICs). Its simple, elegant and fully static design is particularly suitable for cost and power-sensitive applications. The ARM7’s small die size makes it ideal for integrating into a larger custom chip that could also contain RAM, ROM, logic, DSP and other cells.
標(biāo)簽: ARM7 microprocessor low-power macrocell
上傳時間: 2013-12-17
上傳用戶:3到15
12位11通道AD轉(zhuǎn)換芯片tlv2553,12位雙通道DA轉(zhuǎn)換芯片tlv5638,LCD1602,按鍵,SRAM(65536),ROM(24C02)等全套程序,本人在51系統(tǒng)板上驗證過,
上傳時間: 2014-01-18
上傳用戶:xlcky
此代碼可用modelsim進行仿真,修改rom之后可用quartusII進行綜合,希望你們能對此程序不斷完善。
上傳時間: 2013-12-19
上傳用戶:netwolf
單片機硬件系統(tǒng)設(shè)計原則一個單片機應(yīng)用系統(tǒng)的硬件電路設(shè)計包含兩部分內(nèi)容:一是系統(tǒng)擴展,即單片機內(nèi)部的功能單元,如ROM、RAM、I/O、定時器/計數(shù)器、中斷系統(tǒng)等不能滿足應(yīng)用系統(tǒng)的要求時,必須在片外進行擴展,選擇適當(dāng)?shù)男酒?,設(shè)計相應(yīng)的電路。二是系統(tǒng)的配置,即按照系統(tǒng)功能要求配置外圍設(shè)備,如鍵盤、顯示器、打印機、A/D、D/A轉(zhuǎn)換器等,要設(shè)計合適的接口電路。
標(biāo)簽: 單片機 分 硬件系統(tǒng) 應(yīng)用系統(tǒng)
上傳時間: 2015-08-31
上傳用戶:zhouchang199
2006altera大賽-基于軟核Nios的寬譜正弦信號發(fā)生器設(shè)計:摘要:本設(shè)計運用了基于 Nios II 嵌入式處理器的 SOPC 技術(shù)。系統(tǒng)以 ALTERA公司的 Cyclone 系列 FPGA 為數(shù)字平臺,將微處理器、總線、數(shù)字頻率合成器、存儲器和 I/O 接口等硬件設(shè)備集中在一片 FPGA 上,利用直接數(shù)字頻率合成技術(shù)、數(shù)字調(diào)制技術(shù)實現(xiàn)所要求波形的產(chǎn)生,用 FPGA 中的 ROM 儲存 DDS 所需的波形表,充分利用片上資源,提高了系統(tǒng)的精確度、穩(wěn)定性和抗干擾性能。使用新的數(shù)字信號處理(DSP)技術(shù),通過在 Nios 中軟件編程解決 不同的調(diào)制方式的實現(xiàn)和選擇。系統(tǒng)頻率實現(xiàn) 1Hz~20MHz 可調(diào),步進達(dá)到了1Hz;完成了調(diào)幅、調(diào)頻、二進制 PSK、二進制 ASK、二進制 FSK 調(diào)制和掃頻輸出的功能。
標(biāo)簽: Nios Cyclone altera ALTERA
上傳時間: 2015-09-02
上傳用戶:coeus
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1