亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

entry-level

  • Visual Basic Low Level Disk Acces

    Visual Basic Low Level Disk Acces

    標簽: Visual Basic Acces Level

    上傳時間: 2013-12-23

    上傳用戶:王楚楚

  • Max232 Serial to RS232 Level Converter

    Max232 Serial to RS232 Level Converter

    標簽: 232 Converter Serial Level

    上傳時間: 2017-09-20

    上傳用戶:x4587

  • Introduction to the DirectX® 9 High Level Shading Language

    Introduction to the DirectX® 9 High Level Shading Language

    標簽: Introduction Language DirectX Shading

    上傳時間: 2017-09-24

    上傳用戶:ukuk

  • PXA270 design guide low level primitives

    PXA270 design guide low level primitives

    標簽: primitives design guide level

    上傳時間: 2014-06-30

    上傳用戶:yxgi5

  • 3-Level Buck

    Three-Level Buck CFLY Balance and Control Methodology.

    標簽: CFLY

    上傳時間: 2022-01-16

    上傳用戶:

  • RISC-V 指令集手冊 中文版 卷 1:用戶級指令集體系結構(User-Level ISA)

    RISC-V 指令集手冊 卷 1:用戶級指令集體系結構(User-Level ISA)

    標簽: RISC-V 指令集

    上傳時間: 2022-06-18

    上傳用戶:XuVshu

  • Protel99SE-t設計教程

    這是protel初學者可以學習的不錯的一本入門書,里邊有精彩的實例-This is the beginners can learn a good entry

    標簽: Protel SE-t 99 設計教程

    上傳時間: 2013-08-04

    上傳用戶:xc216

  • Verilog_HDL

    Verilog_HDL硬件描述語言入門及提高-Verilog_HDL entry and increase hardware description language

    標簽: Verilog_HDL

    上傳時間: 2013-07-27

    上傳用戶:yxgi5

  • VBfromentrytopractice

    VB從入門到實踐。很適合vb的入門者。一邊學一邊做,更快掌握。-VB from entry to practice. Vb is very suitable for beginners. Side w

    標簽: VBfromentrytopractice

    上傳時間: 2013-05-29

    上傳用戶:shizhanincc

  • JPEG2000算術編碼的研究與FPGA實現

    JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標準.與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數據壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應用前景.但是,JPEG2000是一個復雜編碼系統,目前為止的軟件實現方案的執行時間和所需的存儲量較大,若想將JPEG2000應用于實際中,有著較大的困難,而用硬件電路實現JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執行時間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標準,然后對算術編碼的原理及實現算法進行了深入的研究,并重點探討了JPEG2000中算術編碼的硬件實現問題,給出了一種硬件最優化的算術編碼實現方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(Register Transfer Level,RTL描述了該硬件最優化的算術編碼實現方案,并以Altera 20K200E FPGA為基礎,在Active-HDL環境中進行了功能仿真,在Quartus Ⅱ集成開發環境下完成了綜合以及后仿真,綜合得到的最高工作時鐘頻率達45.81MHz.在相同的輸入條件下,輸出結果表明,本文設計的硬件算術編碼器與實現JPEG2000的軟件:Jasper[2]中的算術編碼模塊相比,處理時間縮短了30﹪左右.因而本文的研究對于JPEG2000應用于數字監控系統等實際應用有著重要的意義.

    標簽: JPEG 2000 FPGA 算術編碼

    上傳時間: 2013-05-16

    上傳用戶:671145514

主站蜘蛛池模板: 湖州市| 卢龙县| 渝北区| 普陀区| 阳原县| 偏关县| 保康县| 孝义市| 阳西县| 临夏市| 日土县| 类乌齐县| 政和县| 宁德市| 乌兰浩特市| 黎川县| 彭水| 毕节市| 常宁市| 南丹县| 德州市| 巩义市| 澄江县| 蓝山县| 海兴县| 内黄县| 富源县| 舞钢市| 双流县| 吴堡县| 古浪县| 峨山| 万荣县| 磴口县| 乐东| 象山县| 邢台县| 苏尼特左旗| 乡城县| 达尔| 宁乡县|