亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

fpga原理圖

  • OFDM無(wú)線(xiàn)局域網(wǎng)關(guān)鍵技術(shù)的FPGA實(shí)現(xiàn).rar

    無(wú)線(xiàn)局域網(wǎng)(WLAN)是未來(lái)移動(dòng)通信系統(tǒng)的重要組成部分。由于擺脫了有線(xiàn)連接的束縛,無(wú)線(xiàn)局域網(wǎng)具有移動(dòng)性好、成本低以及網(wǎng)絡(luò)傳輸故障少等諸多優(yōu)點(diǎn),得到了越來(lái)越廣泛的發(fā)展與應(yīng)用。正交頻分復(fù)用(OFDM)技術(shù)具有抗多徑衰落,頻譜利用率高等優(yōu)點(diǎn),特別適合于無(wú)線(xiàn)環(huán)境下的高速數(shù)據(jù)傳輸,是高速無(wú)線(xiàn)局域網(wǎng)的首選技術(shù)之一。從IEEE802.11a,IEEE802.11g到IEEE802.1n都是以O(shè)FDM為基礎(chǔ)。隨著OFDM技術(shù)的普及以及下一代通信技術(shù)對(duì)OFDM的青睞,研究與實(shí)現(xiàn)應(yīng)用于無(wú)線(xiàn)局域網(wǎng)的OFDM關(guān)鍵技術(shù)具有一定的意義。 本文首先介紹了WLAN的基本概念及相關(guān)協(xié)議標(biāo)準(zhǔn)和OFDM系統(tǒng)的工作原理,并描述了基于IEEE802,11a和IEEE802.11n標(biāo)準(zhǔn)的OFDM系統(tǒng)的數(shù)據(jù)幀結(jié)構(gòu)以及系統(tǒng)參數(shù)。文中對(duì)OFDM傳輸系統(tǒng)的關(guān)鍵算法進(jìn)行了詳細(xì)的研究。然后以Xilinx公司的ISE10.1為軟件平臺(tái),利用VHDL描述的方式,并以FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)芯片SPARTAN-3E為硬件平臺(tái),研究實(shí)現(xiàn)了適用于IEEE802.11a和IEEE802.11n的64點(diǎn)16bits復(fù)數(shù)塊浮點(diǎn)結(jié)構(gòu)的FFT模塊,(2,1,7)卷積編碼和維特比譯碼模塊,以及分組檢測(cè)和符號(hào)定時(shí)模塊,并進(jìn)行了仿真、綜合、下載驗(yàn)證等工作。

    標(biāo)簽: OFDM FPGA 無(wú)線(xiàn)局域網(wǎng)

    上傳時(shí)間: 2013-06-25

    上傳用戶(hù):cee16

  • 基于FPGA的動(dòng)態(tài)光譜數(shù)據(jù)采集系統(tǒng).rar

    近紅外光譜法是血液成分無(wú)創(chuàng)檢測(cè)方法中的熱點(diǎn),也是取得成果最多的方法之一。但是,個(gè)體差異和測(cè)量條件是影響近紅外光譜血液成分無(wú)創(chuàng)檢測(cè)的一個(gè)較突出的問(wèn)題。而動(dòng)態(tài)光譜法就是針對(duì)這個(gè)問(wèn)題而提出的一種全新的近紅外無(wú)創(chuàng)血液成分濃度檢測(cè)方法。它從原理上消除了個(gè)體差異和測(cè)量條件等對(duì)光譜檢測(cè)的影響,為基于近紅外光譜法的血液成分無(wú)創(chuàng)檢測(cè)方法進(jìn)入臨床應(yīng)用去除了一個(gè)較為關(guān)鍵的障礙。因此,本文根據(jù)動(dòng)態(tài)光譜檢測(cè)原理設(shè)計(jì)了基于FPGA的動(dòng)態(tài)光譜數(shù)據(jù)采集系統(tǒng)。 在分析了動(dòng)態(tài)光譜數(shù)據(jù)采集系統(tǒng)的性能要求后,采用DALSA的高性能線(xiàn)陣CCD IL-C6-2048C作為光電轉(zhuǎn)換器件;根據(jù)CCD輸出數(shù)據(jù)的高速度和信號(hào)微弱及含有噪聲等特點(diǎn),選用了高速、高精度、并帶有相關(guān)雙采樣芯片的圖像處理芯片AD9826作為模數(shù)轉(zhuǎn)換器件;以FPGA及其內(nèi)嵌的NIOSⅡ處理器作為核心控制器,并用LabVIEW對(duì)采集得到的數(shù)據(jù)進(jìn)行顯示。 在FPGA中,利用Verilog HDL語(yǔ)言編寫(xiě)了CCD和AD9826的控制時(shí)序;利用兩塊雙口RAM組成乒乓操作單元,實(shí)現(xiàn)高速數(shù)據(jù)的緩存,避免利用NiosⅡ處理器直接讀取時(shí)的頻繁中斷。將NIOSⅡ處理器系統(tǒng)嵌入到FPGA中,實(shí)現(xiàn)整個(gè)系統(tǒng)的管理。NiOSⅡ處理器利用中斷方式讀取緩存單元中的數(shù)據(jù)、經(jīng)對(duì)數(shù)變換后傳遞給計(jì)算機(jī)。其中緩存數(shù)據(jù)的讀取及對(duì)數(shù)變換均采用自定義組件的方式將硬件單元添加到NIOSⅡ系統(tǒng)中,編程時(shí)直接調(diào)用。NIOSⅡ系統(tǒng)通過(guò)串口將處理后的數(shù)據(jù)傳遞給LabVIEW, LabVIEW對(duì)數(shù)據(jù)簡(jiǎn)單處理后顯示,以實(shí)時(shí)觀(guān)察采樣數(shù)據(jù)是否正確。 最后對(duì)系統(tǒng)進(jìn)行了實(shí)驗(yàn)測(cè)試,實(shí)驗(yàn)結(jié)果表明,系統(tǒng)能夠很好的采集并顯示數(shù)據(jù),能夠初步完成光信號(hào)的檢測(cè)。

    標(biāo)簽: FPGA 動(dòng)態(tài) 光譜數(shù)據(jù)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):luyanping

  • DVBSS2調(diào)制器的設(shè)計(jì)及其FPGA實(shí)現(xiàn).rar

    數(shù)字高清電視是當(dāng)前世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字傳輸技術(shù)的結(jié)合,是高技術(shù)競(jìng)爭(zhēng)的焦點(diǎn)之一。其中,信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理、前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開(kāi)發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵技術(shù)之一。本文以衛(wèi)星數(shù)字電視的信道處理系統(tǒng)為對(duì)象,結(jié)合國(guó)際通行的DVB-S/S2標(biāo)準(zhǔn),研究了該系統(tǒng)在發(fā)射端的設(shè)計(jì)與實(shí)現(xiàn)所涉及到的一系列內(nèi)容。 本文介紹了數(shù)字電視的發(fā)展概況和主要標(biāo)準(zhǔn),特別是對(duì)我國(guó)衛(wèi)星電視的發(fā)展進(jìn)行了詳細(xì)的介紹。然后,本文DVB-S/S2信道處理系統(tǒng)的基本原理進(jìn)行了介紹和分析,主要包括RS碼、卷積碼、BCH碼、LDPC碼等的差錯(cuò)編碼的基本原理,以及基帶信號(hào)處理的基本原理。在此基礎(chǔ)上對(duì)兩種系統(tǒng)的傳輸性能和DVB-S2的后向兼容系統(tǒng)分別進(jìn)行了基于Matlab的仿真。最后闡述了基于FPGA的DVB-S調(diào)制器的信道編碼和調(diào)制實(shí)現(xiàn),按功能對(duì)DVB-S/S2信道編碼過(guò)程進(jìn)行模塊分解,并針對(duì)每個(gè)模塊進(jìn)行工作原理分析、算法分析、HDL描述、時(shí)序仿真及FPGA實(shí)現(xiàn)。DVB-S/S2調(diào)制器的核心是信道編碼和調(diào)制部分,利用FPGA在數(shù)字信號(hào)處理方面的優(yōu)勢(shì),本文重點(diǎn)對(duì)其中的幾個(gè)關(guān)鍵模塊,包括RS編碼、卷積交織器、卷積編碼、BCH編碼、LDPC編碼等的實(shí)現(xiàn)算法進(jìn)行了比較詳細(xì)的分析,并通過(guò)HDL描述和時(shí)序仿真來(lái)驗(yàn)證算法正確性。

    標(biāo)簽: DVBSS2 FPGA 調(diào)制器

    上傳時(shí)間: 2013-07-10

    上傳用戶(hù):gmh1314

  • 基于FPGA的絕對(duì)式光電編碼器通信接口研究.rar

    高速、高精度已經(jīng)成為伺服驅(qū)動(dòng)系統(tǒng)的發(fā)展趨勢(shì),而位置檢測(cè)環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關(guān)鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動(dòng)系統(tǒng)中常用的檢測(cè)裝置,根據(jù)結(jié)構(gòu)和原理的不同分為增量式和絕對(duì)式。本文從原理上對(duì)增量式光電編碼器和絕對(duì)式光電編碼器做了深入的分析,通過(guò)對(duì)比它們的特性,得出了絕對(duì)式光電編碼器更適合高速、高精度伺服驅(qū)動(dòng)系統(tǒng)的結(jié)論。 絕對(duì)式光電編碼器精度高、位數(shù)多的特點(diǎn)決定其通信方式只能采取串行傳輸方式,且由相應(yīng)的通信協(xié)議控制信息的傳輸。本文首先針對(duì)編碼器主要生產(chǎn)廠(chǎng)商日本多摩川公司的絕對(duì)式光電編碼器,深入研究了通信協(xié)議相關(guān)的硬件電路、數(shù)據(jù)幀格式、時(shí)序等。隨后介紹了新興的電子器件FPGA及其開(kāi)發(fā)語(yǔ)言硬件描述語(yǔ)言Verilog HDL,并對(duì)基于FPGA的絕對(duì)式編碼器通信接口電路做了可行性的分析。在此基礎(chǔ)上,采用自頂向下的設(shè)計(jì)方法,將整個(gè)接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個(gè)模塊,各個(gè)模塊采用Verilog語(yǔ)言進(jìn)行描述設(shè)計(jì)編碼器接口電路。最終的設(shè)計(jì)在相關(guān)硬件電路上實(shí)現(xiàn)。最后,通過(guò)在TMS320F2812伺服控制平臺(tái)上編寫(xiě)的硬件驅(qū)動(dòng)程序驗(yàn)證了整個(gè)設(shè)計(jì)的各項(xiàng)功能,達(dá)到了設(shè)計(jì)的要求。

    標(biāo)簽: FPGA 光電編碼器 通信接口

    上傳時(shí)間: 2013-07-11

    上傳用戶(hù):snowkiss2014

  • 基于FPGA的對(duì)象存儲(chǔ)控制器原型的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    本文對(duì)基于FPGA的對(duì)象存儲(chǔ)控制器原型的硬件設(shè)計(jì)進(jìn)行了研究。主要內(nèi)容如下: ⑴研究了對(duì)象存儲(chǔ)控制器的硬件設(shè)計(jì),使其高效完成對(duì)象級(jí)接口的智能化管理和復(fù)雜存儲(chǔ)協(xié)議的解析,對(duì)對(duì)象存儲(chǔ)系統(tǒng)整體性能提升有重要意義?;赟oPC(片上可編程系統(tǒng))技術(shù),在FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)上實(shí)現(xiàn)的對(duì)象存儲(chǔ)控制器,具有功能配置靈活,調(diào)試方便,成本較低等優(yōu)點(diǎn)。 ⑵采用Cyclone II器件實(shí)現(xiàn)的對(duì)象存儲(chǔ)控制器的網(wǎng)絡(luò)接口,包含處理器模塊、內(nèi)存模塊、Flash模塊等核心組成部分,提供千兆以太網(wǎng)的網(wǎng)絡(luò)接口和PCI(周邊元件擴(kuò)展接口)總線(xiàn)的主機(jī)接口,還具備電源模塊、時(shí)鐘模塊等以保證系統(tǒng)正常運(yùn)行。在設(shè)計(jì)實(shí)現(xiàn)PCB(印制電路板)時(shí),從疊層設(shè)計(jì)、布局、布線(xiàn)、阻抗匹配等多方面解決高達(dá)100MHz的全局時(shí)鐘帶來(lái)的信號(hào)完整性問(wèn)題,并基于IBIS模型進(jìn)行了信號(hào)完整性分析及仿真。針對(duì)各功能模塊提出了相應(yīng)的調(diào)試策略,并完成了部分模塊的調(diào)試工作。 ⑶提出了基于Virtex-4的對(duì)象存儲(chǔ)控制器系統(tǒng)設(shè)計(jì)方案,Virtex-4內(nèi)嵌PowerPC高性能處理器,可更好地完成對(duì)象存儲(chǔ)設(shè)備相關(guān)的控制和管理工作。實(shí)現(xiàn)了豐富的接口設(shè)計(jì),包括千兆以太網(wǎng)、光纖通道、SATA(串行高級(jí)技術(shù)附件)等網(wǎng)絡(luò)存儲(chǔ)接口以及較PCI性能更優(yōu)異的PCI-X(并連的PCI總線(xiàn))主機(jī)接口;提供多種FPGA配置方式。使用Cadence公司的Capture CIS工具完成了該系統(tǒng)硬件的原理圖繪制,通過(guò)了設(shè)計(jì)規(guī)則檢查,生成了網(wǎng)表用作下一步設(shè)計(jì)工作的交付文件。

    標(biāo)簽: FPGA 對(duì)象存儲(chǔ) 原型

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):lijinchuan

  • 數(shù)字電視地面廣播傳輸系統(tǒng)發(fā)端FPGA設(shè)計(jì)與實(shí)現(xiàn).rar

    本項(xiàng)目完成的是基于中國(guó)“數(shù)字電視地面廣播傳輸系統(tǒng)幀結(jié)構(gòu)、信道編碼和調(diào)制”國(guó)家標(biāo)準(zhǔn)的發(fā)射端系統(tǒng)FPGA設(shè)計(jì)與實(shí)現(xiàn)。在本設(shè)計(jì)中,系統(tǒng)采用了Stratix系列的EP1S80F1020C5 FPGA為基礎(chǔ)構(gòu)建的主硬件處理平臺(tái)。對(duì)于發(fā)射端系統(tǒng),數(shù)據(jù)處理部分的擾碼器(隨機(jī)化)、前向糾錯(cuò)編碼(FEC)、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理(OFDM調(diào)制)、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器(SRRC)等各模塊都是基于FPGA硬件設(shè)計(jì)實(shí)現(xiàn)的。其中關(guān)鍵技術(shù):TDS-OFDM技術(shù)及其和絕對(duì)時(shí)間同步的復(fù)幀結(jié)構(gòu)、信號(hào)幀的頭和幀體保護(hù)技術(shù)、低密度校驗(yàn)糾錯(cuò)碼(LDPC)等,體現(xiàn)了國(guó)標(biāo)的自主創(chuàng)新特點(diǎn),為數(shù)字電視領(lǐng)域首次采用。其硬件實(shí)現(xiàn),亦尚未有具體產(chǎn)品參考。 本文首先介紹了當(dāng)今國(guó)內(nèi)外數(shù)字電視的發(fā)展現(xiàn)狀,中國(guó)數(shù)字電視地面廣播傳輸國(guó)家標(biāo)準(zhǔn)的頒布背景。并對(duì)國(guó)標(biāo)系統(tǒng)技術(shù)原理框架,發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計(jì)的相關(guān)知識(shí)進(jìn)行了簡(jiǎn)要介紹。在此基礎(chǔ)上,第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA實(shí)現(xiàn)的發(fā)射端系統(tǒng)各主要功能模塊的具體結(jié)構(gòu)設(shè)計(jì),論述了系統(tǒng)中各功能模塊的FPGA設(shè)計(jì)和實(shí)現(xiàn),包括設(shè)計(jì)方案、算法和結(jié)構(gòu)的選取、FPGA實(shí)現(xiàn)、仿真分析等。第四章介紹了對(duì)整個(gè)系統(tǒng)的級(jí)連調(diào)試過(guò)程中,對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行的優(yōu)化調(diào)整,并對(duì)級(jí)連后的整個(gè)系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。作者在項(xiàng)目中完成的工作主要有: 1.閱讀相關(guān)資料,了解并分析國(guó)標(biāo)系統(tǒng)的技術(shù)結(jié)構(gòu)和原理,分解其功能模塊。 2.制定了基于國(guó)標(biāo)的發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架及各模塊的接口定義。 3.調(diào)整和改進(jìn)了3780點(diǎn)IFFT OFDM調(diào)制模塊及滾降濾波器模塊的FPGA設(shè)計(jì)并驗(yàn)證。 4.完成了擾碼器、前向糾錯(cuò)編碼、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器等功能模塊的FPGA設(shè)計(jì)和驗(yàn)證。 5.在系統(tǒng)級(jí)連調(diào)試中,利用各模塊數(shù)據(jù)結(jié)構(gòu)特點(diǎn),優(yōu)化系統(tǒng)模塊結(jié)構(gòu)。 6.完成了整個(gè)發(fā)射端系統(tǒng)FPGA部分的調(diào)試、分析和驗(yàn)證。

    標(biāo)簽: FPGA 數(shù)字電視 地面廣播

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zzbbqq99n

  • 基于FPGA的視頻圖像處理器.rar

    隨著數(shù)字圖像處理技術(shù)的發(fā)展,圖像處理系統(tǒng)在日常生活、工業(yè)、軍事和醫(yī)療方面等許多領(lǐng)域得到了廣泛的應(yīng)用。 本論文圍繞視頻圖像處理器的設(shè)計(jì)以及圖像增強(qiáng)算法的研究,開(kāi)展了以下方面的研究: 1.對(duì)基于拉普拉斯算子的灰度圖像增強(qiáng)算法、基于飽和度分量反饋的自適應(yīng)亮度增強(qiáng)算法及其改進(jìn)算法進(jìn)行了仿真,并分別對(duì)增強(qiáng)前后的灰度圖像和彩色圖像進(jìn)行了比較。 2.提出了一個(gè)視頻圖像處理器的硬件實(shí)現(xiàn)方案。該方案以FPGA為核心,具有較強(qiáng)的圖像實(shí)時(shí)處理能力,具有1路視頻輸入端口和1路視頻輸出端口,以及PCI接口和2個(gè)UART串行接口。 3.完成了視頻圖像處理器的原理圖設(shè)計(jì)、印制板圖設(shè)計(jì)。在印制板圖設(shè)計(jì)中,應(yīng)用信號(hào)完整新分析的理論,對(duì)高速電路的布局和布線(xiàn)進(jìn)行了優(yōu)化設(shè)計(jì),保證了硬件電路的性能。

    標(biāo)簽: FPGA 視頻圖像 處理器

    上傳時(shí)間: 2013-06-13

    上傳用戶(hù):lanjisu111

  • 基于FPGA的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    雷達(dá)截獲接收機(jī)、反輻射導(dǎo)彈等電子設(shè)備的使用對(duì)軍用雷達(dá)的生存構(gòu)成了嚴(yán)重威脅。因此,雷達(dá)必須避免被敵方電子設(shè)備截獲和干擾。這種形式下噪聲雷達(dá)應(yīng)運(yùn)而生,其中一種很成熟的便是噪聲調(diào)頻雷達(dá)。上世紀(jì)八十年代,我們課題組成功研制了噪聲調(diào)頻雷達(dá)原理樣機(jī)。雖然該雷達(dá)具有十分優(yōu)異的LPI性能,但是限于當(dāng)時(shí)的電子技術(shù)水平,該雷達(dá)采用模擬器件實(shí)現(xiàn),使得雷達(dá)的體積較大、工作穩(wěn)定性受外界環(huán)境影響大,在小型化、高精度的應(yīng)用領(lǐng)域受到諸多限制。FPGA是上世紀(jì)八十年代發(fā)展起來(lái)的數(shù)字技術(shù),具有體積小、精度高、穩(wěn)定性好和速度快等特點(diǎn)。 本文在噪聲雷達(dá)課題組研究的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)。內(nèi)容安排如下:第一章介紹噪聲雷達(dá)的研究背景和發(fā)展前景;第二章介紹噪聲調(diào)頻雷達(dá)的原理,證明混頻器輸出信號(hào)各態(tài)歷經(jīng)性;第三章介紹FPGA開(kāi)發(fā)軟硬件環(huán)境;第四章詳細(xì)闡述基于FPGA技術(shù)的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)和系統(tǒng)中關(guān)鍵模塊的設(shè)計(jì)實(shí)現(xiàn);第五章對(duì)設(shè)計(jì)的FPGA信號(hào)處理系統(tǒng)進(jìn)行仿真和驗(yàn)證。最后,第六章對(duì)全文進(jìn)行總結(jié),指出了設(shè)計(jì)中的不足和須改進(jìn)的地方。

    標(biāo)簽: FPGA 噪聲調(diào)頻 雷達(dá)信號(hào)

    上傳時(shí)間: 2013-05-21

    上傳用戶(hù):天涯

  • LDPC編碼算法研究及其FPGA實(shí)現(xiàn).rar

    LDPC(Low Density Parity Check)碼是一類(lèi)可以用非常稀疏的校驗(yàn)矩陣或二分圖定義的線(xiàn)性分組糾錯(cuò)碼,最初由Gallager發(fā)現(xiàn),故亦稱(chēng)Gallager碼.它和著名Turbo碼相似,具有逼近香農(nóng)限的性能,幾乎適用于所有信道,因此成為近年來(lái)信道編碼界研究的熱點(diǎn)。 LDPC碼的奇偶校驗(yàn)矩陣呈現(xiàn)稀疏性,其譯碼復(fù)雜度與碼長(zhǎng)成線(xiàn)性關(guān)系,克服了分組碼在長(zhǎng)碼長(zhǎng)時(shí)所面臨的巨大譯碼計(jì)算復(fù)雜度問(wèn)題,使長(zhǎng)編碼分組的應(yīng)用成為可能。而且由于校驗(yàn)矩陣的稀疏特性,在長(zhǎng)的編碼分組時(shí),相距很遠(yuǎn)的信息比特參與統(tǒng)一校驗(yàn),這使得連續(xù)的突發(fā)差錯(cuò)對(duì)譯碼的影響不大,編碼本身就具有抗突發(fā)差錯(cuò)的特性。 本文首先介紹了LDPC碼的基本概念和基本原理,其次,具體介紹了LDPC碼的構(gòu)造和各種編碼算法及其生成矩陣的產(chǎn)生方法,特別是準(zhǔn)循環(huán)LDPC碼的構(gòu)造以及RU算法、貪婪算法,并在此基礎(chǔ)上采用貪婪算法對(duì)RU算法進(jìn)行了改進(jìn)。 最后,選用Altera公司的Stratix系列FPGA器件EPls25F67217,實(shí)現(xiàn)了碼長(zhǎng)為504的基于RU算法的LDPC編碼器。在設(shè)計(jì)過(guò)程中,為節(jié)省資源、提高速度,在向量存儲(chǔ)時(shí)采用稀疏矩陣技術(shù),在向量相加時(shí)采用通過(guò)奇校驗(yàn)直接判定結(jié)果的方法,在向量乘法中,采用了前向迭代方法,避開(kāi)了復(fù)雜的矩陣求逆運(yùn)算。結(jié)果表明,該編碼器只占用約10%的邏輯單元,約5%的存儲(chǔ)單元,時(shí)鐘頻率達(dá)到120MHz,數(shù)據(jù)吞吐率達(dá)到33Mb/s,功能上也滿(mǎn)足編碼器的要求。

    標(biāo)簽: LDPC FPGA 編碼

    上傳時(shí)間: 2013-06-09

    上傳用戶(hù):66wji

  • 基于線(xiàn)陣CCD和FPGA干涉型甲烷測(cè)量?jī)x的研究.rar

    近年來(lái),瓦斯事故在煤礦生產(chǎn)事故中所占比例越來(lái)越高,給礦工的生產(chǎn)生活帶來(lái)了極大的災(zāi)難,必須加強(qiáng)對(duì)瓦斯的監(jiān)測(cè)監(jiān)控,避免瓦斯爆炸事故。因此對(duì)瓦斯氣體進(jìn)行快速、實(shí)時(shí)檢測(cè)對(duì)于煤礦安全生產(chǎn)及環(huán)境保護(hù)有特別重要的意義。便攜式甲烷檢測(cè)報(bào)警儀是各國(guó)應(yīng)用最早最普遍的一種甲烷濃度檢測(cè)儀表,可隨時(shí)檢測(cè)作業(yè)場(chǎng)所的甲烷濃度,也可使用甲烷傳感器對(duì)甲烷濃度進(jìn)行連續(xù)實(shí)時(shí)地監(jiān)測(cè)。大體上當(dāng)前應(yīng)用的便攜式甲烷檢測(cè)儀器,按檢測(cè)原理分為光學(xué)甲烷檢測(cè)儀、熱導(dǎo)型甲烷檢測(cè)儀、熱催化型甲烷檢測(cè)報(bào)警儀、氣敏半導(dǎo)體式甲烷檢測(cè)儀等幾種。 光干涉甲烷檢測(cè)儀性能穩(wěn)定、使用壽命長(zhǎng),測(cè)量準(zhǔn)確,是我國(guó)煤礦主要的便攜式甲烷檢測(cè)儀器。但現(xiàn)有的光干涉甲烷檢測(cè)儀存在自動(dòng)化程度低、測(cè)量方法繁瑣、讀數(shù)不直觀(guān),人為誤差較大、不能存儲(chǔ)數(shù)據(jù)等缺點(diǎn)。為此本文在干涉型甲烷檢測(cè)儀實(shí)現(xiàn)的原理上提出利用線(xiàn)陣型電荷耦合器件(CCD)對(duì)干涉條紋進(jìn)行非接觸式的自動(dòng)測(cè)量,獲得條紋信息,通過(guò)CCD驅(qū)動(dòng)、高速模數(shù)轉(zhuǎn)換、數(shù)據(jù)采集等關(guān)鍵技術(shù),實(shí)現(xiàn)了干涉條紋位移的精確測(cè)量,由單片機(jī)對(duì)量化后的測(cè)量信號(hào)進(jìn)行智能處理,數(shù)字化顯示甲烷含量的測(cè)量結(jié)果。 光干涉甲烷檢測(cè)的關(guān)鍵是對(duì)干涉條紋中白基線(xiàn)以及黑色條紋位置的檢測(cè),本設(shè)計(jì)采用線(xiàn)陣CCD成像獲取條紋信息判別其位置。CCD是一種性能獨(dú)特的半導(dǎo)體光電器件,近年來(lái)在攝像、工業(yè)檢測(cè)等科技領(lǐng)域里得到了廣泛的應(yīng)用。將CCD技術(shù)應(yīng)用于位置測(cè)量可以實(shí)現(xiàn)高精度和非接觸測(cè)量的要求;運(yùn)用FPGA實(shí)現(xiàn)CCD芯片的驅(qū)動(dòng)具有速度快、穩(wěn)定高等優(yōu)點(diǎn):模數(shù)轉(zhuǎn)換之后的數(shù)據(jù)沒(méi)有采用專(zhuān)用存儲(chǔ)芯片進(jìn)行存儲(chǔ),而采用FPGA硬件開(kāi)發(fā)平臺(tái)和Verilog HDL硬件描述語(yǔ)言編寫(xiě)代碼實(shí)現(xiàn)數(shù)據(jù)采集模塊系統(tǒng),同時(shí)提高數(shù)據(jù)采集精準(zhǔn)度,既降低成本又提高了存儲(chǔ)效率。 本文設(shè)計(jì)的新系統(tǒng)使用方便、精度高、數(shù)據(jù)可儲(chǔ)存,克服了傳統(tǒng)光干涉甲烷檢測(cè)儀的缺點(diǎn),技術(shù)指標(biāo)和功能都得到較大改善。

    標(biāo)簽: FPGA CCD 線(xiàn)陣

    上傳時(shí)間: 2013-06-08

    上傳用戶(hù):jogger_ding

主站蜘蛛池模板: 锦州市| 永修县| 合作市| 长垣县| 沈阳市| 海林市| 济阳县| 茌平县| 裕民县| 旬邑县| 江华| 青龙| 玉屏| 肥城市| 西平县| 平山县| 堆龙德庆县| 永靖县| 永丰县| 河北区| 康平县| 天门市| 嘉峪关市| 凌源市| 项城市| 鄱阳县| 韶山市| 阳西县| 鲁山县| 册亨县| 冷水江市| 金山区| 广平县| 廉江市| 老河口市| 鲁山县| 龙游县| 潮州市| 宿松县| 尚义县| 平定县|