亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

fpga-based

  • 基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)

    文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)利用低功耗可變?cè)鲆孢\(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號(hào)處理的核心和人機(jī)交互的通道。為了滿足探傷系統(tǒng)實(shí)時(shí)、高速的要求,我們采用了硬件報(bào)警,缺陷回波峰值包絡(luò)存儲(chǔ)等關(guān)鍵技術(shù)。此外,該系統(tǒng)在小型化和數(shù)字化方面有顯著提高,為便攜式多通道超聲檢測(cè)系統(tǒng)設(shè)計(jì)奠定基礎(chǔ)

    標(biāo)簽: FPGA 八通道 超聲探傷 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-11-07

    上傳用戶:xaijhqx

  • SF-CY3 FPGA套件開發(fā)指南Ver6.00 (by特權(quán)同學(xué))

    SF-CY3 FPGA套件開發(fā)指南Ver6.00 (by特權(quán)同學(xué))

    標(biāo)簽: SF-CY FPGA 6.00 Ver

    上傳時(shí)間: 2013-10-22

    上傳用戶:songnanhua

  • 編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)

    編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)

    標(biāo)簽: FPGA 編碼器 倍頻 中的實(shí)現(xiàn)

    上傳時(shí)間: 2013-11-08

    上傳用戶:38553903210

  • 跟我從零開始學(xué)習(xí)FPGA

    在ModelSimSE中添加ALTERA仿真庫(kù)的詳細(xì)步驟,跟我從零開始學(xué)習(xí)FPGA。

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-11-03

    上傳用戶:wawjj

  • FPGA大西瓜開發(fā)板進(jìn)階教程

    大西瓜FPGA開發(fā)板的教程,比較詳細(xì)。

    標(biāo)簽: FPGA 開發(fā)板 進(jìn)階 教程

    上傳時(shí)間: 2013-11-05

    上傳用戶:dudu121

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補(bǔ)償技術(shù)設(shè)計(jì)與仿真

    我國(guó)的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號(hào)在通信過(guò)程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對(duì)單模光纖高速和長(zhǎng)距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當(dāng)前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補(bǔ)償技術(shù)中,用硬件描述語(yǔ)言來(lái)實(shí)現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補(bǔ)償對(duì)實(shí)時(shí)性和穩(wěn)定性的要求。

    標(biāo)簽: FPGA 偏振模 仿真 補(bǔ)償技術(shù)

    上傳時(shí)間: 2013-11-15

    上傳用戶:zhaiye

  • FPGA功耗優(yōu)化

    FPGA功耗優(yōu)化

    標(biāo)簽: FPGA 功耗優(yōu)化

    上傳時(shí)間: 2014-12-28

    上傳用戶:2218870695

  • FPGA直接讀取SD卡扇區(qū)數(shù)據(jù)

    FPGA直接讀取SD卡扇區(qū)數(shù)據(jù) FPGA代碼

    標(biāo)簽: FPGA 讀取 SD卡 數(shù)據(jù)

    上傳時(shí)間: 2013-11-06

    上傳用戶:sqq

  • 基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)

    同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語(yǔ)言實(shí)現(xiàn),采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。

    標(biāo)簽: FPGA 跳頻系統(tǒng) 同步算法

    上傳時(shí)間: 2013-10-21

    上傳用戶:JIMMYCB001

  • 基于FPGA的多軸控制器設(shè)計(jì)

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時(shí)控制多路電機(jī)的運(yùn)動(dòng)。利用Verilog HDL 硬件描述語(yǔ)言在FPGA中實(shí)現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號(hào)產(chǎn)生、加減速控制、編碼器反饋信號(hào)的辨向和細(xì)分、絕對(duì)位移記錄、限位信號(hào)保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實(shí)現(xiàn),并利用Quartus Ⅱ、Modelsim SE軟件對(duì)關(guān)鍵邏輯及時(shí)序進(jìn)行了仿真。實(shí)際使用表明該控制器可以很好控制多軸電機(jī)的運(yùn)動(dòng),并且能夠?qū)崿F(xiàn)高精度地位置控制。

    標(biāo)簽: FPGA 多軸控制器

    上傳時(shí)間: 2014-12-28

    上傳用戶:molo

主站蜘蛛池模板: 寿阳县| 扎兰屯市| 泽库县| 介休市| 南乐县| 格尔木市| 汾阳市| 兴山县| 福贡县| 资源县| 资阳市| 江西省| 乐业县| 旅游| 大埔区| 丹巴县| 鄢陵县| 金沙县| 门源| 瓦房店市| 永春县| 南平市| 平舆县| 东海县| 天台县| 武川县| 陵水| 招远市| 诸暨市| 基隆市| 高台县| 荣成市| 建平县| 边坝县| 乾安县| 阿拉尔市| 铁岭县| 西乌珠穆沁旗| 丰镇市| 临西县| 泊头市|