前言 自從盛群半導體公司成立以來,即致力于單片機產品的設計與開發。雖然盛群半導體提供給客戶各式各樣的半導體器件,但其中單片機仍是盛群的主要關鍵產品,未來盛群半導體仍將繼續擴展單片機產品系列完整性與功能性。通過長期累積的單片機研發經驗與技術,盛群半導體能為各式各樣的應用范圍開發出高性能且低價位的單片機芯片。許多連接到外部感應器的重要應用需要處理模擬信號,所有的這些應用,在它們可以被單片機處理之前需要通過一個A/D轉換器做模數信號的轉換。為了滿足這些需求,盛群開發出A/D系列的單片機,除了擁有I/O系列的所有特性和功能外,還含有集成的多通道A/D轉換器,它的解析度和通道個數可調。而PWM功能和I2C接口,則進一步增加了A/D系列單片機的功能和應用的可行性。
上傳時間: 2013-12-05
上傳用戶:waitingfy
自從盛群半導體公司成立以來,即致力于單片機產品的設計與開發。雖然盛群半導體提供給客戶各式各樣的半導體芯片,但其中單片機仍是盛群的主要關鍵產品,未來盛群半導體仍將繼續擴展單片機產品系列完整性與功能性。通過長期累積的單片機研發經驗與技術,盛群半導體能為各式各樣的應用范圍開發出高性能且低價位的單片機芯片。此系列中的HT48RA0-2/HT48CA0-2和HT48RA0-1/HT48CA0-1專為遙控控制應用所設計,并集成了載波發生器。HT48RA1/HT48CA1、HT48RA3/HT48CA3和HT48RA5/HT48CA5也同樣專為遙控控制應用設計,但是他們容量更大,特別適合用于多功能遙控器的應用。盛群的遙控型單片機提供客戶絕佳的產品方案,大大地為顧客提升他們產品的功能,當設計者使用盛群所開發出的各式開發工具時,更可減少產品開發周期并大大的增加他們的產品附加價值。 為了使用者閱讀方便,本手冊分成三部份。關于一般的單片機的規格信息可在第一部份中找到。與單片機程序相關的信息,如指令集、指令定義和匯編語言編譯偽指令,可在第二部份找到。第三部份則是關于盛群半導體的開發工具有關如何安裝和使用的相關信息。 希望使用遙控型單片機的盛群半導體客戶,通過這本手冊,能以一種簡單、有效、且完整的方法,實現他們在單片機上的各種應用。由于盛群半導體將單片機規格、程序規劃和開發工具等信息結合在一本使用手冊上,預期客戶將可充分利用盛群半導體各種單片機的特性,獲取最大的產品優勢。盛群半導體也歡迎客戶提供寶貴的意見和建議,以作為我們未來的改進參考。
上傳時間: 2013-11-23
上傳用戶:linlin
MCP3905/6 電能表集成電路(Intergrated Circuits,IC)為單相家用電表設計提供有功功率測量。這些器件包含符合國際電工委員會(International Electrotechnical Commission,IEC)所要求的特性,如空載門限和啟動電流。此外, MCP3905/6 電表參考設計還給出了根據IEC標準的要求通過EMC抗干擾的系統級設計的例子。 本應用筆記中使用的電表參考設計演示板進行了IEC 認證要求的EMC 測試。這些測試由第三方進行,測試結果見本應用筆記的末尾。
上傳時間: 2013-10-17
上傳用戶:ysjing
目前市場上有許多種單片機用在嵌入式控制系統設計中,這些嵌入式控制系統中的很大一部分都要用到非易失性存儲器。由于串行EEPROM 具有封裝尺寸小,存儲容量靈活,對I/O 引腳要求低,和低功耗低成本等特點,已成為非易失性存儲器的首選。
上傳時間: 2013-11-13
上傳用戶:invtnewer
利用TPM2定時器產生一通道語音信號輸出,語音數據為PCM格式:PCM的概念脈沖編碼調制(Pulse Code Modulation,PCM)是概念上最簡單、理論上最完善的編碼系統,是最早研制成功、使用最為廣泛的編碼系統,但也是數據量最大的編碼系統。PCM的編碼原理比較直觀和簡單,它的原理框圖如圖1-1所示。在這個編碼框圖中,它的輸入是模擬聲音信號,它的輸出是PCM樣本。圖中的“防失真濾波器”是一個低通濾波器,用來濾除聲音頻帶以外的信號;“波形編碼器”可暫時理解為“采樣器”,“量化器”可理解為“量化階大小(step-size)”生成器或者稱為“量化間隔”生成器。
上傳時間: 2013-11-21
上傳用戶:DXM35
《DSP集成開發環境CCS開發指南》教材,簡體中文.part1
上傳時間: 2013-11-23
上傳用戶:破曉sunshine
FPGA與ARM EPI通信,控制16路步進電機和12路DC馬達 VHDL編寫的,,,,,
上傳時間: 2013-10-21
上傳用戶:zhyfjj
UART 4 UART參考設計,Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders: \vhdl_source -- Source VHDL files: uart.vhd - top level file txmit.vhd - transmit portion of uart rcvr.vhd - - receive portion of uart \vhdl_testfixture -- VHDL Testbench files. This files only include the testbench behavior, they do not instantiate the DUT. This can easily be done in a top-level VHDL file or a schematic. This folder contains the following files: txmit_tb.vhd -- Test bench for txmit.vhd. rcvr_tf.vhd -- Test bench for rcvr.vhd.
上傳時間: 2013-11-07
上傳用戶:jasson5678
直流變單相交流,三相三線制交流,三相四線制交流,很給力
上傳時間: 2013-11-03
上傳用戶:qijian11056
聲音定位實驗;超聲波測距實驗,電子密碼鎖實驗
上傳時間: 2013-10-17
上傳用戶:hhkpj