本文主要研究一種在嵌入式系統上的GPS終端的軟件設計方法。隨著GPS技術在包括道路測控、汽車導航、交通管理、石油勘探、海上作業和緊急救援等軍事和民用的眾多領域中的越來越廣泛的應用和發展,GPS系統對生產、生活的影響也愈加深遠。另一方面,硬件開發與嵌入式操作系統以及軟件研發技術的不斷發展促使移動計算技術在手持設備中也得到廣泛的應用,掌上電腦(PDA)與智能手機等移動式計算系統日益普及,功能日漸完善,在手持式設備中實現GPS移動定位、導航等功能具有良好的市場前景。 鑒于嵌入式GPS系統要求處理速度快,占用存貯空間小,根據嵌入式系統的人機交互特點,論文采用基于ARM架構的S3C2410處理器作為基礎硬件平臺,以OpenSource的Linux作為操作系統平臺,MiniGui為圖形用戶界面支持系統,SQLite為數據庫管理系統研究并設計了應用嵌入式地圖的GPS定位系統。 該系統不僅為用戶提供基本的地圖信息,還利用GPS儀器實現在地圖上定位功能,使用戶獲得當前位置相關的附屬信息。該系統簡單可行,不依賴其他服務器工作,可用在移動設備、車載導航等領域。 論文研究了Linux在嵌入式系統中的應用與MiniGUI圖形界面和SQLite數據庫系統向Arm-Linux系統上的移植;闡述了Linux下觸摸屏驅動的設計與應用;分析了GPS系統中地理坐標系統的定義和坐標轉換基本原理;根據轉換公式實現地理經緯度坐標、平面直角坐標以及屏幕窗口坐標間的相互轉換;分析了MapInfo電子地圖文件的基本格式;設計了用于存儲地圖信息及附屬信息的SQLite數據庫;通過Linux與GPS接收器的通訊從GPS設備采集定位信息并進行解析;在MiniGui上實現電子地圖與定位信息的顯示,支持觸摸屏上的人機交互;并在電子地圖上實現放大縮小、測距、查詢等基本功能。 論文最后同時給出了目標系統的實現結果,并分析了系統設計中的一些不足,提出了在以后的工作中改進系統效能的設想。
上傳時間: 2013-04-24
上傳用戶:zklh8989
8255內部包括三個并行數據輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數據輸
上傳時間: 2013-05-21
上傳用戶:隱界最新
GPS(全球定位系統)是一種全方位的實時定位技術。隨著GPS技術的發展,基于PC機的導航定位系統由于其價格及功耗較高已不能滿足社會發展的需要,脫離PC端的嵌入式導航定位技術迅速發展起來。如今以ARM處理器作為主CPU的嵌入式硬件平臺,幾乎已經成為信息產業的硬件標準。一方面,它具有體積小、性能強、功耗低、可靠性高等特點;另一方面,它為高速、穩定地運行嵌入式操作系統提供了硬件基礎。因此由基于ARM處理器的硬件平臺和嵌入式操作系統構成的嵌入式系統已經被廣泛地應用于軍事國防、消費電子、網絡通信、工業控制等各種領域。本文就對基于ARM的GPS定位系統的開發進行了研究與實現。 本文主要對以下三個方面的技術進行了研究:一是對GPS技術進行了介紹,介紹了GPS技術的發展、原理、特點、系統組成和定位方式;二是搭建基于ARM的硬件平臺;三是對Windows CE操作系統的開發進行了詳細的描述。 硬件平臺設計以三星公司的ARM920T核的S3C2440A為微處理器,根據系統要求完成S3C2440A外圍器件的設計,包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設計。而GPS模塊使用了GPS25LVS12通道的GPS接收機,并對GPS與ARM的通信接口和數據格式進行了描述。硬件系統設計采用了冗余設計,為以后系統的升級提供了空間。 在嵌入式操作系統上,我們選擇的是Windows CE操作系統。詳細介紹了平臺移植過程中Boot Loader開發,OAL層修改,以串口、鍵盤和LCD驅動為例介紹了驅動程序的開發,并詳細介紹了內核的定制過程。在應用程序開發中,介紹了從PB中導出SDK的過程以及EVC應用程序的調試。
上傳時間: 2013-07-09
上傳用戶:chongchong2016
射頻識別技術(RFID)是一種通過電磁耦合方式工作的無線識別系統,具有保密性強、無接觸式信息傳遞等特點,目前廣泛應用于物流、公共交通、門禁控制等與人們生活密切相關的方方面面。 本論文的目的是開發出一款讀卡終端設備,支持IS014443標準中規定的TypeA、Type B兩種類型的卡,具有高級擴展功能,也可以在硬件基礎上進行增減,以適應不同場合的需要。 讀卡器設計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現。讀卡器終端具有網絡接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統并添加任務的模式實現讀卡器的各功能。通過對軟硬件的調試實現了RYID讀卡器原理樣機的硬件與軟件平臺構律。
上傳時間: 2013-06-12
上傳用戶:450976175
隨著社會經濟和科學技術的發展,公路交通已經成為了關系國民經濟命脈和社會、經濟發展的重大系統。汽車導航觀念也逐漸深入人心,成為公路交通中極其重要的一個環節。人們已經不再滿足于用基于PC機的導航系統,因為它過于昂貴并且功耗高。現在,基于嵌入式設備的導航系統在迅速發展,但目前流行的是基于WinCE操作系統,它的成本比較高。 本文設計的導航系統采用基于ARM9結構的低功耗、高性能嵌入式SOC芯片S3C2410作為主控制器,使用嵌入式linux作為系統的內核。Linux是一個開放并且免費使用的操作系統,而CPU使用了32位RISC(精簡指令集)。基于ARM的嵌入式Llinux作為系統的內核解決了成本高的問題。因為嵌入式操作系統是本課題設計系統過程中應用的基礎,所以本文會詳細介紹。 系統可以采集GPS信號,支持RS-232接口,采用液晶顯示屏(LCD)的人機接口,為操作人員提供了良好的監控界面。軟件系統在嵌入式Linux操作系統下開發,實現了Linux操作系統和QT圖形系統的移植,設備驅動程序、控制應用程序、人機交互界面的設計。 本文從理論、硬件設計、軟件設計等方面介紹了基于ARM S3C2410多功能車載導航系統的設計與開發。
上傳時間: 2013-07-01
上傳用戶:dong
本文實現了GPS中頻信號處理的整體設計方案。該方案使用Zarlink公司的GP2015射頻芯片和FPGA共同搭建硬件系統,用于實現GPS定位功能。其中GP2015芯片作為GPS信號接收前端,FPGA作為系統搭建和算法實現的平臺。 首先,針對建立GPS中頻數據處理平臺的需要,設計了GPS信號接收的射頻前端以及LVDS數據傳輸電路,編寫了FPGA傳輸大量高頻數據的VHDL程序,實現了數據的傳輸及存儲。其次,設計PC機的用戶界面接口程序,為控制和測試提供了可靠的保障。在此基礎上開發了GPS中頻數據處理的平臺,為研究GPS定位算法提供了硬件基礎。 數據捕獲和追蹤是GPS算法中最耗時的兩部分,因此,本設計提出快速精確的數據捕獲方法。在分析頻域捕獲算法的基礎上,提出相位差分精確定頻的方法,分析其可行性,給出實施方案并與普通串行精確定頻算法比較,經過實驗,得到了很好的結果。 在研究捕獲算法的基礎上,本文在FPGA上實現了GPS中頻信號的捕獲算法。既保證了軟件算法的靈活性又利用了硬件工作的實時性,達到了快速捕獲的目的。
上傳時間: 2013-04-24
上傳用戶:dengzb84
學習資料,通過串口獲取GPS的參數及計算經緯度,希望對大家有幫助-GPS
標簽: GPS
上傳時間: 2013-04-24
上傳用戶:cuiyashuo
GPS全球定位系統開發,gps定位系統開發-GPS Global Positioning System
標簽: gps
上傳時間: 2013-06-16
上傳用戶:362279997
隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin
隨著電子技術和EDA技術的發展,大規模可編程邏輯器件PLD(Programmable Logic Device)、現場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優點,而且還具有獨特的用戶可編程能力,從而實現計算機系統的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發環境下采用VHDL語言,設計并實現了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.
上傳時間: 2013-06-08
上傳用戶:asddsd