基于FPGA的HDLC協(xié)議控制器的設(shè)計(jì)
本文以符號多項(xiàng)式理論為基礎(chǔ),從理論上論證了任意長度比特組合的CRC校驗(yàn)碼的并行算法,提出了并行CRC計(jì)算的數(shù)學(xué)模型,并且以8位二進(jìn)制序列(即一個字節(jié))為例,介紹了利用此數(shù)學(xué)模型計(jì)算校驗(yàn)碼的方法,最后給...
本文以符號多項(xiàng)式理論為基礎(chǔ),從理論上論證了任意長度比特組合的CRC校驗(yàn)碼的并行算法,提出了并行CRC計(jì)算的數(shù)學(xué)模型,并且以8位二進(jìn)制序列(即一個字節(jié))為例,介紹了利用此數(shù)學(xué)模型計(jì)算校驗(yàn)碼的方法,最后給...
基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn)...
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實(shí)現(xiàn)多路HDLC電路...
介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn) ...
為了滿足某測控平臺的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件流程圖。測試...
介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn) ...
為了滿足某測控平臺的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件流程圖。測試...
一個hdlc的接受模塊代碼...
一個hdlc發(fā)送模塊的編碼...
MPC860的SCC2配置HDLC示例代碼...