亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga-jpeg-Verilog

  • 基于FPGA設(shè)計(jì)的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設(shè)計(jì)的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數(shù)據(jù)寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標(biāo)簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設(shè)計(jì)的vga顯示測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明 FPGA

    基于FPGA設(shè)計(jì)的vga顯示測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明,F(xiàn)PGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    標(biāo)簽: fpga vga顯示 verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:kingwide

  • FPGA片內(nèi)FIFO讀寫測試Verilog邏輯源碼Quartus工程文件+文檔說明 使用 FPGA

    FPGA片內(nèi)FIFO讀寫測試Verilog邏輯源碼Quartus工程文件+文檔說明,使用 FPGA 內(nèi)部的 FIFO 以及程序?qū)υ?FIFO 的數(shù)據(jù)讀寫操作。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk,           //50MHz時鐘 input rst_n              //復(fù)位信號,低電平有效 );//-----------------------------------------------------------localparam      W_IDLE      = 1;localparam      W_FIFO     = 2; localparam      R_IDLE      = 1;localparam      R_FIFO     = 2; reg[2:0]  write_state;reg[2:0]  next_write_state;reg[2:0]  read_state;reg[2:0]  next_read_state;reg[15:0] w_data;    //FIFO寫數(shù)據(jù)wire      wr_en;    //FIFO寫使能wire      rd_en;    //FIFO讀使能wire[15:0] r_data; //FIFO讀數(shù)據(jù)wire       full;  //FIFO滿信號 wire       empty;  //FIFO空信號 wire[8:0]  rd_data_count;  wire[8:0]  wr_data_count;  ///產(chǎn)生FIFO寫入的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1)               //FIFO空, 開始寫FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1)                //FIFO滿 next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else    if (wr_en == 1'b1)     w_data <= w_data + 1'b1; else          w_data <= 16'd0; end///產(chǎn)生FIFO讀的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1)               //FIFO滿, 開始讀FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)   

    標(biāo)簽: fpga fifo verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:20125101110

  • 用Verilog實(shí)現(xiàn)的貪吃蛇游戲(基于FPGA開發(fā)板)講解

    該文檔為用Verilog實(shí)現(xiàn)的貪吃蛇游戲(基于FPGA開發(fā)板)講解文檔,是一份很不錯的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: verilog fpga

    上傳時間: 2022-01-19

    上傳用戶:1208020161

  • AD9764 14位DAC數(shù)據(jù)采集FPGA VERILOG 邏輯驅(qū)動Quatus prime 18.

    AD9764 14位DAC數(shù)據(jù)采集FPGA VERILOG 邏輯驅(qū)動Quatus prime 18.0完整工程文件,可以做為的設(shè)計(jì)參考。

    標(biāo)簽: ad9764 dac 數(shù)據(jù)采集 fpga verilog

    上傳時間: 2022-01-29

    上傳用戶:

  • ADS8329 Verilog fpga 驅(qū)動源碼 2.7V 至 5.5V 16 位 1MSPS 串

    ADS8329 Verilog fpga 驅(qū)動源碼,2.7V 至 5.5V 16 位 1MSPS 串行模數(shù)轉(zhuǎn)換器 ADC芯片ADS8329數(shù)據(jù)采集的verilog代碼,已經(jīng)用在工程中,可以做為你的設(shè)計(jì)參考。( input clock,  input timer_clk_r, input reset,  output reg sample_over,  output reg ad_convn,  input ad_eocn,  output reg ad_csn,  output reg ad_clk,  input ad_dout,  output reg ad_din,  output reg [15:0] ad_data_lock);reg [15:0] ad_data_old;reg [15:0] ad_data_new;  reg [19:0] ad_data_temp; reg [15:0] ad_data;reg [4:0]  ad_data_cnt;reg [4:0]  ad_spi_cnt; reg [5:0]  time_dly_cnt;   parameter [3:0] state_mac_IDLE = 0,                state_mac_0 = 1,                state_mac_1 = 2,                state_mac_2 = 3,                state_mac_3 = 4,                state_mac_4 = 5,                state_mac_5 = 6,                state_mac_6 = 7,     state_mac_7 = 8,                state_mac_8 = 9,                state_mac_9 = 10,     state_mac_10 = 11,                state_mac_11 = 12,                state_mac_12 = 13,     state_mac_13 = 14,                state_mac_14 = 15; reg [3:0] state_curr;reg [3:0] state_next;

    標(biāo)簽: ads8329 verilog fpga 驅(qū)動

    上傳時間: 2022-01-30

    上傳用戶:1208020161

  • FPGA Verilog HDL設(shè)計(jì)溫度傳感器ds18b20溫度讀取并通過lcd1620和數(shù)碼管顯示

    FPGA Verilog HDL設(shè)計(jì)溫度傳感器ds18b20溫度讀取并通過lcd1620和8位LED數(shù)碼管顯示的QUARTUS II 12.0工程文件,包括完整的設(shè)計(jì)文件.V源碼,可以做為你的學(xué)習(xí)及設(shè)計(jì)參考。module ds18b20lcd1602display ( Clk, Rst,      DQ,   //18B20數(shù)據(jù)端口 Txd,  //串口發(fā)送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //數(shù)碼管段碼 SMCom   //數(shù)碼管位碼 );input Rst,Clk;output Txd,LCD_RS,LCD_En,LCD_RW;inout DQ;output[7:0] LCD_Data;output[7:0] SMData;output[3:0] SMCom;wire DataReady;//測溫完成信號wire [15:0] MeasureResult;//DS18B20測溫結(jié)果reg  [15:0] Temperature;//產(chǎn)生LCD的位碼和段碼LCD1602Display Gen_LCD(.resetin(Rst),.clkin(Clk),.Data16bIn(Temperature),.lcd_data(LCD_Data),.lcd_rs(LCD_RS),.lcd_rw(LCD_RW),.lcd_e(LCD_En)/*,.SMCom(SMCom)*/);//DS18B20測溫和發(fā)送  DS18B20 TmpMeasureAndTx(.Rst(Rst),.Clk(Clk),.DQ(DQ),.Txd(Txd),.FinishFlag(DataReady),.Data16b(MeasureResult));//產(chǎn)生數(shù)碼管的位碼和段碼SMDisplay Gen_SM(.Rst(Rst),.

    標(biāo)簽: fpga verilog hdl 溫度傳感器 ds18b20 lcd1620 數(shù)碼顯示

    上傳時間: 2022-01-30

    上傳用戶:

  • fpga驅(qū)動lcd液晶12864的verilog源程序

    fpga驅(qū)動lcd液晶12864的verilog源程序.適合新手學(xué)習(xí)參考

    標(biāo)簽: fpga lcd 液晶 verilog

    上傳時間: 2022-04-18

    上傳用戶:

  • verilog實(shí)現(xiàn)的FPGA三態(tài)以太網(wǎng)鏈路層通信代碼

    verilog實(shí)現(xiàn)的FPGA三態(tài)以太網(wǎng)鏈路層通信代碼.

    標(biāo)簽: verilog fpga 以太網(wǎng) 通信

    上傳時間: 2022-04-24

    上傳用戶:

  • FPGA重點(diǎn)難點(diǎn)匯總(Verilog)

    該文檔為FPGA重點(diǎn)難點(diǎn)匯總(Verilog)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: fpga

    上傳時間: 2022-04-25

    上傳用戶:fliang

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美成人四级电影| 亚洲小说欧美另类婷婷| 91久久国产综合久久蜜月精品| 欧美中文在线观看国产| 国模精品一区二区三区色天香| 欧美在线免费观看亚洲| 国产视频精品免费播放| 久久久久国产精品厨房| 亚洲人成7777| 国产精品久久久久影院亚瑟 | 国产最新精品精品你懂的| 久久三级福利| 一本色道久久综合亚洲91| 久久亚洲一区二区三区四区| 国产伦精品一区二区三| 久久精品欧洲| 日韩一级二级三级| 国产伪娘ts一区| 欧美国产日韩二区| 久久超碰97中文字幕| 亚洲乱码国产乱码精品精| 国产欧美一区二区在线观看| 欧美成人69av| 欧美综合国产| 亚洲一区二区三区四区视频| 亚洲国产合集| 欧美一区二区在线视频| 影音先锋亚洲一区| 亚洲综合大片69999| 国产精品高潮粉嫩av| 亚洲毛片在线免费观看| 国产专区欧美精品| 欧美日韩在线直播| 欧美一区二区三区男人的天堂| 欧美日本韩国一区二区三区| 经典三级久久| 欧美精品一区三区| 久久久www| 日韩香蕉视频| 亚洲国产一区二区三区高清 | 国产日产欧美精品| 欧美另类极品videosbest最新版本| 亚洲一区999| 亚洲国产99| 国产欧美日韩亚洲一区二区三区 | 中文国产一区| 黑人中文字幕一区二区三区| 欧美日韩一区二区视频在线观看 | 欧美激情综合网| 亚洲自拍偷拍视频| 亚洲日本欧美| 亚洲国产欧美久久| 在线观看日韩国产| 国产精品一区二区三区久久久| 欧美精品一级| 欧美激情精品久久久六区热门 | 国产精品久久久久久超碰| 欧美在线一二三区| 亚洲天堂av在线免费| 亚洲精品视频一区| 在线视频观看日韩| 亚洲成色999久久网站| 国产一区二区三区电影在线观看| 国产精品一区二区三区四区| 欧美乱大交xxxxx| 亚洲永久免费精品| 伊人久久大香线| 久久视频这里只有精品| 久久久久国产精品厨房| 毛片基地黄久久久久久天堂 | 亚洲国产成人tv| 黄色日韩网站| 久久精品99| 国产日产欧美a一级在线| 亚洲国产欧美一区二区三区同亚洲 | 一区在线免费观看| 精品成人一区二区三区四区| 一区二区视频免费在线观看| 亚洲国产91| 宅男在线国产精品| 久久国产日韩欧美| 欧美激情亚洲一区| 牛牛国产精品| 久久天天躁夜夜躁狠狠躁2022 | 免费不卡视频| 欧美黄网免费在线观看| 欧美日韩综合在线| 国产一区二区三区黄| 亚洲精品一区二区三区樱花| 亚洲一区二区三区精品动漫| 久久精品视频亚洲| 欧美日韩国产在线观看| 国产亚洲精品7777| 亚洲欧洲日本国产| 校园春色综合网| 欧美高清不卡在线| 国产亚洲视频在线| 一本到12不卡视频在线dvd| 欧美在线精品一区| 欧美精品aa| 黄色成人av网站| 亚洲一区bb| 欧美伦理影院| 尤物精品在线| 欧美一区二区三区在线播放| 欧美久久综合| 在线观看日韩av先锋影音电影院| 亚洲永久字幕| 国产综合色在线| 欧美mv日韩mv国产网站app| 亚洲综合99| 国产一区二区三区在线观看精品| 欧美伊人久久久久久午夜久久久久| 一区二区三区在线观看欧美| 欧美黑人在线观看| 先锋a资源在线看亚洲| 亚洲精品一区在线观看| 国产精品一国产精品k频道56| 亚洲欧美国产精品va在线观看| 亚洲电影成人| 亚洲字幕一区二区| 欧美激情视频在线播放| 国产一区二区av| 亚洲专区国产精品| 欧美日韩精品免费观看视一区二区 | 久久av一区二区| 欧美日韩一卡二卡| 久久精品噜噜噜成人av农村| 亚洲二区在线观看| 国产一区二区三区在线观看免费 | 亚洲欧美日韩另类精品一区二区三区| 欧美午夜大胆人体| 欧美成人亚洲| 欧美一级淫片aaaaaaa视频| 中文在线不卡视频| 国产精品一区在线观看你懂的| 日韩亚洲综合在线| 亚洲永久免费观看| 一区二区三区四区五区精品视频 | 亚洲欧美在线免费观看| 欧美偷拍另类| 浪潮色综合久久天堂| 亚洲一区二区黄色| 国产亚洲人成网站在线观看| 欧美日韩成人一区二区| 欧美精品在线视频| 欧美精品一区二区三区很污很色的| 亚洲欧美日韩国产| 亚洲精品麻豆| 亚洲最黄网站| 久久精品91| 欧美成人精品不卡视频在线观看| 亚洲夜晚福利在线观看| 久久久精品tv| 久热精品在线| 国产原创一区二区| 亚洲一区日韩在线| 欧美日韩另类视频| 一本久久精品一区二区| 免费毛片一区二区三区久久久| 欧美国产日本高清在线| 免费不卡在线观看| 国产精品美女久久久| 国产精品午夜电影| 一区二区三区在线视频免费观看| 国产精品国产三级国产aⅴ入口| 极品尤物av久久免费看| 亚洲国产成人av| 在线不卡亚洲| 国产综合色精品一区二区三区 | 国产欧美韩日| 亚洲图色在线| 欧美日韩123| 国产精品久久久久久久午夜片| 亚洲社区在线观看| 国产欧美日韩精品在线| 极品少妇一区二区三区| 亚洲欧美日韩国产一区二区| 欧美专区在线播放| 国产日韩欧美一区二区| 国产真实久久| 亚洲一区影音先锋| 国产精品国产a级| 久久成人免费电影| 国产亚洲永久域名| 亚洲欧美日韩天堂| 国产欧美在线观看| 午夜视频在线观看一区二区| 欧美日韩国产一区二区三区地区| 亚洲福利视频网站| 欧美日韩亚洲高清| 9国产精品视频| 国产一区久久久| 午夜在线a亚洲v天堂网2018| 国产欧美日韩亚洲精品| 午夜国产欧美理论在线播放| 亚洲精品欧美极品| 亚洲国产高清一区二区三区| 蜜桃av一区二区三区| 午夜在线成人av|