亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

high-Performance

  • MP15822A 28V 1.5MHz Step-Down Converter

    The MP1582 is a high frequency step-down switching regulator with integrated internalhigh-sid

    標(biāo)簽: Converter Step-Down 15822A 15822

    上傳時間: 2013-06-13

    上傳用戶:skfreeman

  • A706高壓升壓驅(qū)動器帶有6通道恒電流調(diào)節(jié)器

    The A706 series is a high voltage Boost driver with 6 channels adjustable constant current regula

    標(biāo)簽: A706 升壓驅(qū)動器 恒電流 調(diào)節(jié)器

    上傳時間: 2013-06-09

    上傳用戶:青春給了作業(yè)95

  • eSP268 USB 2.0 Camera Bridge Controller

    eSP268 is a USB 2.0 High-speed (HS) and Full-speed (FS) compatible PC cameracontro

    標(biāo)簽: Controller Camera Bridge eSP

    上傳時間: 2013-06-06

    上傳用戶:ice_qi

  • 高溫超導(dǎo)磁阻電動機(jī)的理論研究與樣機(jī)設(shè)計

    高溫超導(dǎo)(High Temperature Superconductor,HTS)磁陰電動機(jī)與傳統(tǒng)磁陰電動機(jī)相比,能夠以更小的體積和重量實現(xiàn)更大的輸出功率、更高的功率因數(shù)和效率.國外有關(guān)超導(dǎo)磁阻電動機(jī)的研究目前還處于初級階段,國內(nèi)在這一領(lǐng)域更為滯后.論文以普通磁阻電動機(jī)的電磁關(guān)系為基礎(chǔ),結(jié)合超導(dǎo)材料特殊的電磁特性,初步提出了超導(dǎo)磁阻電動機(jī)電磁設(shè)計的一般原則;并嘗試進(jìn)行了一臺額定功率為150W的內(nèi)反應(yīng)式HTS磁阻電動機(jī)的電磁設(shè)計.論文以實際設(shè)計的一臺內(nèi)反應(yīng)式HTS磁阻電動機(jī)樣機(jī)作為分析實例,基于第二類超導(dǎo)體臨界態(tài)Kim模型和電磁場的有限元方法,提出了一般HTS磁阻電動機(jī)的內(nèi)部磁場及交、直軸同步電抗的分析與計算方法.并在此基礎(chǔ)上進(jìn)一步研究了如何借助HTS磁阻電動機(jī)的電抗曲線分析HTS磁阻電動機(jī)的穩(wěn)態(tài)工作特性.論文對常規(guī)磁阻電動機(jī)與HTS磁阻電動機(jī)進(jìn)行了比較.計算結(jié)果表明,在電機(jī)尺寸、結(jié)構(gòu)不變的前提下,超導(dǎo)磁阻電動機(jī)比常規(guī)磁阻電動機(jī)明顯地提高了電機(jī)X/X值,因而以更小的尺寸獲得了更大的輸出轉(zhuǎn)矩、更高的效率和功率因數(shù),同時電機(jī)的穩(wěn)定運行區(qū)間也有所增大.計算結(jié)果還表明,采用抗磁性更強(qiáng)的YBCO塊材作為交軸阻磁介質(zhì),能夠保證轉(zhuǎn)子在獲得較大的直、交軸磁阻差異的同時不必犧牲較大的極孤系數(shù)和氣隙寬度,從而氣隙磁密有較好的波形,電機(jī)具有較好的同步性能.論文也對幾種具有相同定子但轉(zhuǎn)子結(jié)構(gòu)不同的HTS磁阻電動機(jī)做了比較,比較結(jié)果顯示,ALA式HTS磁阻電動機(jī)比內(nèi)反應(yīng)式HTS磁阻電動機(jī)具有更大的輸出轉(zhuǎn)矩;當(dāng)輸出功率較大時,ALA結(jié)構(gòu)的HTS磁阻電動機(jī)還比內(nèi)反應(yīng)結(jié)構(gòu)具有更好的穩(wěn)態(tài)工作特性.另外發(fā)現(xiàn),thin-zebra ALA式HTS磁阻電動機(jī)的同步性能比thick-zebra ALA式HTS磁阻電動機(jī)更好.在進(jìn)行內(nèi)反應(yīng)式HTS磁阻電動機(jī)的設(shè)計時,內(nèi)反應(yīng)槽既要盡量阻隔交軸磁通,又要分布的比較均勻,這樣才能既獲得足夠的直、交軸同步電抗比,又削弱轉(zhuǎn)矩脈動,從而最終改善電機(jī)的同步性能.

    標(biāo)簽: 高溫超導(dǎo) 磁阻電動機(jī)

    上傳時間: 2013-04-24

    上傳用戶:水中浮云

  • Allegro pcb editor

    cadence allegro constraint manager high speed

    標(biāo)簽: Allegro editor pcb

    上傳時間: 2013-07-21

    上傳用戶:ccsdebug

  • MOSFET

    高精度Mosfet設(shè)計指南,很不錯的資料-Mosfet design high-precision guide

    標(biāo)簽: MOSFET

    上傳時間: 2013-05-25

    上傳用戶:wsh1985810

  • 基于ARM和Linux的超高頻讀寫器設(shè)計與實現(xiàn)

    UHF(Ultra High Frequency,超高頻)RFID(Radio Frequency Identification,射頻身份識別)技術(shù)是近幾年剛剛開始興起并得到迅速推廣應(yīng)用的一門新技術(shù)。該技術(shù)已被廣泛應(yīng)用于工業(yè)自動化、商業(yè)自動化、交通運輸控制管理等眾多領(lǐng)域。但是,基于超高頻頻段讀寫器的研制在我國尚處于起步階段,傳統(tǒng)的超高頻讀寫器都是在單片機(jī)的基礎(chǔ)上實現(xiàn)的,這類讀寫器很難實現(xiàn)復(fù)雜的多任務(wù)功能;隨著經(jīng)濟(jì)的飛速發(fā)展,能夠與網(wǎng)絡(luò)互聯(lián)并且?guī)в胁僮飨到y(tǒng)的超高頻讀寫器越來越受人們的青睞與追求。針對這些問題,本文設(shè)計并實現(xiàn)了一種基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器,主要內(nèi)容有: (1)分析了射頻識別技術(shù)的發(fā)展歷程和前景,以嵌入式技術(shù)為研究背景,結(jié)合軟硬件開發(fā)平臺,給出了一種基于ARM和Linux的超高頻讀寫器設(shè)計思路,指出了選題研究的目的和意義。 (2)闡述了超高頻讀寫器的原理及其應(yīng)用,分析了讀寫器和標(biāo)簽之間進(jìn)行數(shù)據(jù)傳輸時所用到的相關(guān)技術(shù);在給出超高頻讀寫器主要技術(shù)性能指標(biāo)及功能要求的基礎(chǔ)上給出了基于ARMS3C2410和Linux超高頻讀寫器系統(tǒng)的總體設(shè)計,同時對系統(tǒng)構(gòu)建過程中所用到的軟硬件進(jìn)行了器件選型。 (3)實現(xiàn)了超高頻讀寫器系統(tǒng)硬件電路的模塊設(shè)計,主要包括主控電路模塊、存儲電路模塊、電源模塊、以太網(wǎng)模塊、液晶顯示模塊以及射頻收發(fā)模塊;闡述了各模塊的組成原理與實現(xiàn)方法,完成了硬件電路的原理圖繪制及PCB制板。 (4)根據(jù)系統(tǒng)的軟件需求,構(gòu)建了一個進(jìn)行嵌入式開發(fā)所需的軟件平臺。建立了交叉編譯環(huán)境以及NFS開發(fā)調(diào)試環(huán)境;移植了系統(tǒng)啟動所需的引導(dǎo)程序bootloader;實現(xiàn)了嵌入式Linux操作系統(tǒng)內(nèi)核、文件系統(tǒng)的配置與移植;給出了Linux系統(tǒng)下典型設(shè)備(觸摸屏、網(wǎng)絡(luò)接口、LCD)驅(qū)動程序的移植方法。 (5)結(jié)合實驗測試環(huán)境,對超高頻讀寫器輸出功率,讀寫器發(fā)送命令以及標(biāo)簽應(yīng)答波形進(jìn)行了測試與分析;對讀寫器的整機(jī)性能進(jìn)行了聯(lián)機(jī)測試,給出了讀寫器系統(tǒng)的實際運行效果圖,同時對測試結(jié)果進(jìn)行了總結(jié)。 實際應(yīng)用結(jié)果表明,基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器能夠?qū)崿F(xiàn)接入網(wǎng)絡(luò)的功能,其讀寫速度、識別率以及識別距離等技術(shù)性能指標(biāo)均達(dá)到或優(yōu)于設(shè)計標(biāo)準(zhǔn)要求,該讀寫器在與PC機(jī)連接的情況下能進(jìn)行數(shù)據(jù)處理,樣機(jī)系統(tǒng)運行穩(wěn)定可靠,達(dá)到了預(yù)期的設(shè)計目標(biāo)。

    標(biāo)簽: Linux ARM 超高頻 讀寫器

    上傳時間: 2013-07-25

    上傳用戶:saharawalker

  • JPEG2000算術(shù)編碼的研究與FPGA實現(xiàn)

    JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個復(fù)雜編碼系統(tǒng),目前為止的軟件實現(xiàn)方案的執(zhí)行時間和所需的存儲量較大,若想將JPEG2000應(yīng)用于實際中,有著較大的困難,而用硬件電路實現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對算術(shù)編碼的原理及實現(xiàn)算法進(jìn)行了深入的研究,并重點探討了JPEG2000中算術(shù)編碼的硬件實現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在Active-HDL環(huán)境中進(jìn)行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時鐘頻率達(dá)45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計的硬件算術(shù)編碼器與實現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時間縮短了30﹪左右.因而本文的研究對于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實際應(yīng)用有著重要的意義.

    標(biāo)簽: JPEG 2000 FPGA 算術(shù)編碼

    上傳時間: 2013-05-16

    上傳用戶:671145514

  • 80c51芯片中文資料

    80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless low voltage 2.7V.5.5V, low power, high speed 33 MHz

    標(biāo)簽: 80c51 芯片

    上傳時間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的數(shù)字射頻存儲器設(shè)計

    數(shù)字射頻存儲器(Digital Radio FreqlJencyr:Memory DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應(yīng)用于電子對抗領(lǐng)域作為射頻頻率源。目前,國內(nèi)外對DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現(xiàn)代雷達(dá)信號處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實現(xiàn)的設(shè)計方法,給出了基于現(xiàn)場可編程門陣列(Field Programmable Gate Array FPGA)實現(xiàn)的幅度量化DRFM設(shè)計方案。本方案的采樣率為1 GHz、采樣精度12位,具體實現(xiàn)是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號復(fù)包絡(luò)的所有信息。利用FPGA器件實現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實現(xiàn)了DRFM電路的FPGA設(shè)計和功能仿真、時序分析。方案中采用了大量的低壓差分信號(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對采用的數(shù)字信號處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。

    標(biāo)簽: FPGA 數(shù)字射頻 存儲器

    上傳時間: 2013-06-01

    上傳用戶:lanwei

主站蜘蛛池模板: 北流市| 益阳市| 南通市| 元朗区| 成安县| 珲春市| 大城县| 于田县| 临桂县| 岳普湖县| 克东县| 安塞县| 台东市| 广河县| 花垣县| 收藏| 新兴县| 大姚县| 保德县| 井陉县| 探索| 孙吴县| 兰溪市| 沅陵县| 漳州市| 延安市| 旬邑县| 巴楚县| 宜春市| 云霄县| 武山县| 澄江县| 宽甸| 绥宁县| 西贡区| 县级市| 裕民县| 明星| 伊金霍洛旗| 迭部县| 页游|