MPEG-2是MPEG組織在1994年為了高級(jí)工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究?jī)?nèi)容,建立系統(tǒng)級(jí)設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個(gè)方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長(zhǎng)模塊中的變長(zhǎng)數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長(zhǎng)數(shù)據(jù)解碼的時(shí)間;IQ、iDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時(shí)間:運(yùn)動(dòng)補(bǔ)償模塊,針對(duì)模塊數(shù)據(jù)運(yùn)算量大和訪問幀存儲(chǔ)器頻繁的特點(diǎn),采用四個(gè)插值單元同時(shí)處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運(yùn)動(dòng)補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗(yàn)證模塊的功能正確性。最后用FPGA開發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個(gè)設(shè)計(jì)采用Verilog HDL語言描述,通過了現(xiàn)場(chǎng)可編程門陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經(jīng)過實(shí)際視頻碼流測(cè)試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類主級(jí)的實(shí)時(shí)解碼的技術(shù)要求。
上傳時(shí)間: 2013-07-27
上傳用戶:ice_qi
隨著圖像聲納技術(shù)的發(fā)展,對(duì)于大數(shù)據(jù)量圖像數(shù)據(jù)的壓縮成為必須要解決的一個(gè)課題。本文結(jié)合水聲圖像特點(diǎn),應(yīng)用VerilogHDL 語言在Quartus Ⅱ軟件環(huán)境下設(shè)計(jì)實(shí)現(xiàn)了JPEG基本模式編解碼器。 JPEG是國(guó)際標(biāo)準(zhǔn)化組織(ISO)和CCITT 聯(lián)合制定的靜態(tài)圖像的壓縮標(biāo)準(zhǔn),是目前最常使用的圖像存儲(chǔ)格式。 論文首先介紹了JPEG編碼的基本原理,然后根據(jù)編碼的流程從總體結(jié)構(gòu)上對(duì)JPEG編碼器進(jìn)行了模塊劃分。對(duì)于2D—DCT變換采用了行列分離的快速算法;針對(duì)水聲圖像特點(diǎn)采用了DC系數(shù)直接編碼。以一幅真實(shí)的水聲圖像作為JPEG編碼器的測(cè)試輸入,對(duì)編碼器輸出的碼流經(jīng)過軟件編程后正確顯示出了JPEG圖片,并分析了壓縮圖像效果和質(zhì)量。 JPEG解碼器采用了和JPEG編碼器對(duì)稱的模塊劃分,2D—iDCT變換同樣采用了行列分離的快速算法;根據(jù)JPEG標(biāo)準(zhǔn)中哈夫曼編碼的特點(diǎn),哈夫曼解碼采用了濃縮哈夫曼表法,降低了存儲(chǔ)資源,提高了解碼速度。對(duì)經(jīng)本文設(shè)計(jì)的JPEG解碼器解碼后的圖片和原圖片進(jìn)行了比較分析,結(jié)果表明本設(shè)計(jì)滿足要求。
上傳時(shí)間: 2013-05-25
上傳用戶:sn2080395
本論文將在對(duì)MPEG-4解碼中的幾種關(guān)鍵技術(shù)的充分理解和算法分析的基礎(chǔ)之上,結(jié)合FPGA的靈活性,采用VHDL語言對(duì)幾種關(guān)鍵技術(shù)在應(yīng)用層面上進(jìn)行結(jié)構(gòu)設(shè)計(jì)并仿真驗(yàn)證。 本文討論了一種高吞吐量流水方式構(gòu)建的MPEG-4可變長(zhǎng)解碼器的設(shè)計(jì)。在這種解碼器中,我們采用了基于PLA的并行 解碼算法,這種算法能夠?qū)崿F(xiàn)每個(gè)時(shí)鐘解碼一個(gè)碼字。同時(shí),為了提高解碼的效率,降低操作的延遲,我們?cè)谠O(shè)計(jì)中還引入了流水線操作方式、碼表分割等技術(shù),這些技術(shù)有利于并行操作的實(shí)現(xiàn)。 本論文的設(shè)計(jì)充分利用iDCT算法對(duì)稱性,用高度的并行結(jié)構(gòu)來加速處理,采用一維iDCT單元復(fù)用的方式來實(shí)現(xiàn)二維iDCT運(yùn)算,并提出一種基于加法操作的結(jié)構(gòu)來取代乘法操作,實(shí)現(xiàn)了一種高效二維逆DCT變換處理器。
標(biāo)簽: MPEG FPGA 解碼 關(guān)鍵技術(shù)
上傳時(shí)間: 2013-06-02
上傳用戶:MATAIYES
近年來,隨著微電子技術(shù)的高速發(fā)展,數(shù)字圖像壓縮編碼技術(shù)的逐漸成熟,實(shí)時(shí)圖象處理在多媒體、HDTV、圖像通信等領(lǐng)域有著越來越廣泛的應(yīng)用,圖像壓縮/解壓的IC芯片也已成為多媒體技術(shù)的核心,實(shí)現(xiàn)這些算法芯片的研究成為信息產(chǎn)業(yè)的新熱點(diǎn).該文基于FPGA設(shè)計(jì)了JPEG圖像壓縮編解碼芯片,通過改進(jìn)算法優(yōu)化結(jié)構(gòu),在合理地利用硬件資源的條件下,有效地挖掘出算法內(nèi)在的并行性.在JPEG編碼器設(shè)計(jì)中,改進(jìn)了JEONG的DCT變換算法,采用流水線優(yōu)化算法解決時(shí)間并行性問題,提高了DCT/iDCT模塊的運(yùn)算速度;設(shè)計(jì)了基于查找表結(jié)構(gòu)的定點(diǎn)乘法器,便于在設(shè)計(jì)中共享乘法單元,以適應(yīng)流水線設(shè)計(jì)的要求;依據(jù)Huffman編碼表的規(guī)律性,采用并行查找表結(jié)構(gòu),用較少的存儲(chǔ)單元完成Huffman編解碼的運(yùn)算,同時(shí)也提高了編解碼速度.在JPEG解碼器設(shè)計(jì)中,根據(jù)Huffman碼字本身的特點(diǎn)和JPEG標(biāo)準(zhǔn),設(shè)計(jì)了一種Huffman碼字分組結(jié)構(gòu),基于該結(jié)構(gòu)提出分組Huffman查找表及地址編碼的設(shè)計(jì)方法,進(jìn)而完成了新的快速Huffman解碼算法及其模塊設(shè)計(jì).整個(gè)設(shè)計(jì)及其各個(gè)模塊都在ALTERA公司的EDA工具QUARTUSII平臺(tái)上進(jìn)行了邏輯綜合及功能和時(shí)序仿真.綜合和仿真結(jié)果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達(dá)到了較高的工作頻率,在速度和資源利用率方面均達(dá)到了較優(yōu)的狀態(tài),可滿足實(shí)時(shí)JPEG圖像編解碼的要求.在邏輯設(shè)計(jì)的基礎(chǔ)上,該設(shè)計(jì)可以進(jìn)一步作硬件仿真和實(shí)驗(yàn),將源代碼燒錄進(jìn)FPGA芯片,作為獨(dú)立器件或有自主知識(shí)產(chǎn)權(quán)的JPEG IP模塊,應(yīng)用于可視電話、手機(jī)和會(huì)議電視等低成本JPEG編解碼系統(tǒng)的實(shí)現(xiàn).
標(biāo)簽: FPGA JPEG 編解碼 芯片設(shè)計(jì)
上傳時(shí)間: 2013-05-31
上傳用戶:yuying4000
JPEG是聯(lián)合圖像專家組(Joint Picture Expert Group)的英文縮寫,是國(guó)際標(biāo)準(zhǔn)化組織(ISO)和CCITT聯(lián)合制定的靜態(tài)圖像壓縮編碼標(biāo)準(zhǔn)。JPEG的基于DCT變換有損壓縮具有高壓縮比特點(diǎn),被廣泛應(yīng)用在數(shù)據(jù)量極大的多媒體以及帶寬資源寶貴的網(wǎng)絡(luò)程序中。 動(dòng)態(tài)圖像的JPEG編解碼處理要求圖像恢復(fù)質(zhì)量高、實(shí)時(shí)性強(qiáng),本課題就是針對(duì)這兩個(gè)方面的要求展開的研究。該系統(tǒng)由圖像編碼服務(wù)器端和圖像解碼客戶端組成。其中,服務(wù)器端實(shí)時(shí)采集攝像頭傳送的動(dòng)態(tài)圖像,進(jìn)行JPEG編碼,通過網(wǎng)絡(luò)傳送碼流到客戶端;客戶端接收碼流,經(jīng)過JPEG解碼,恢復(fù)出原始圖像送VGA顯示。設(shè)計(jì)結(jié)果完全達(dá)到了實(shí)時(shí)性的要求。 本文從系統(tǒng)實(shí)現(xiàn)的角度出發(fā),首先分析了系統(tǒng)開發(fā)平臺(tái),介紹FPGA的結(jié)構(gòu)特點(diǎn)以及它的設(shè)計(jì)流程和指導(dǎo)原則;然后從JPEG圖像壓縮技術(shù)發(fā)展的歷程出發(fā),分析JPEG標(biāo)準(zhǔn)實(shí)現(xiàn)高壓縮比高質(zhì)量圖像處理的原理;針對(duì)FPGA在算法實(shí)現(xiàn)上的特點(diǎn),以及JPEG算法處理的原理,按照編碼和解碼順序,研究設(shè)計(jì)了基于改進(jìn)的DA算法的FDCT和iDCT變換,以及按發(fā)生頻率進(jìn)行優(yōu)化的霍夫曼查找表結(jié)構(gòu),并且從系統(tǒng)整體上對(duì)JPEG編解碼進(jìn)行簡(jiǎn)化,以提高系統(tǒng)的處理性能。最后,通過分析Nios嵌入式微處理器可定制特性,根據(jù)SOPC Builder中Avalon總線的要求,把圖像采集,JPEG圖像壓縮和網(wǎng)絡(luò)傳輸轉(zhuǎn)變成用戶自定義模塊,在SOPC Builder下把用戶自定義模塊添加到系統(tǒng)中,由Nios嵌入式軟核的控制下運(yùn)行,在FPGA芯片上實(shí)現(xiàn)整個(gè)JPEG實(shí)時(shí)圖像編解碼系統(tǒng)(soc)。 在FPGA上實(shí)現(xiàn)硬件模塊化的JPEG算法,具有造價(jià)低功耗低,性能穩(wěn)定,圖像恢復(fù)后質(zhì)量高等優(yōu)點(diǎn),適用于精度要求高且需要對(duì)圖像進(jìn)行逐幀處理的遠(yuǎn)程微小目標(biāo)識(shí)別和跟蹤系統(tǒng)中以及廣電系統(tǒng)中前期的非線性編輯工作以及數(shù)字電影的動(dòng)畫特技制作,對(duì)降低成本和提高圖像處理速度兩方面都有非常重大的現(xiàn)實(shí)意義。通過在FPGA上實(shí)現(xiàn)JPEG編解碼,進(jìn)一步探索FPGA在數(shù)字圖像處理上的優(yōu)勢(shì)所在,深入了解進(jìn)行此類硬件模塊設(shè)計(jì)的技術(shù)特點(diǎn),是本課題的重要學(xué)術(shù)意義所在。
標(biāo)簽: FPGA JPEG 實(shí)時(shí)圖像 編解碼
上傳時(shí)間: 2013-04-24
上傳用戶:shangdafreya
基于fpga的JPEG編解碼器設(shè)計(jì),采用流水線優(yōu)化解決時(shí)間并行性問題,提高DCT/iDCT模塊的運(yùn)行速度。
上傳時(shí)間: 2013-08-31
上傳用戶:taa123456
用于TM1300/PNX1300系列DSP(主要用于視頻處理)的各種濾波器源碼,包括fir/iir,以及dct和iDCT等。
上傳時(shí)間: 2013-12-16
上傳用戶:頂?shù)弥?/p>
本源碼是用VC++6.0實(shí)現(xiàn)的,顯示了BMP位圖,并實(shí)現(xiàn)了快速的8*8的塊的DCT和iDCT變換
上傳時(shí)間: 2015-07-21
上傳用戶:dbs012280
mpeg4壓縮算法程序,有對(duì)iDCT的詳細(xì)代碼過程.
上傳時(shí)間: 2013-12-21
上傳用戶:fxf126@126.com
基于fpga的JPEG編解碼器設(shè)計(jì),采用流水線優(yōu)化解決時(shí)間并行性問題,提高DCT/iDCT模塊的運(yùn)行速度。
上傳時(shí)間: 2015-10-28
上傳用戶:fnhhs
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1