由于高頻PWM整流器可以提供正弦化低諧波的輸入電流,可控功率因數(shù),及雙向能量流動,因此得到越來越廣泛的應(yīng)用。網(wǎng)側(cè)單電感濾波會帶來一些問題,首先要想得到較好的濾波效果,必須增大電感值,這樣系統(tǒng)的動態(tài)性能會變差,而且成本增加。另外,整流器的功率比較大時,交流側(cè)的濾波的損耗也會增大。為了解決上述問題,本文研究了基于LCL濾波的高頻PWM整流器。在交流側(cè)應(yīng)用LCL 濾波器可以減少電流中的高次諧波含量,并在同樣的諧波要求下,相對純電感型濾波器可以降低電感值的大小,提高系統(tǒng)的動態(tài)響應(yīng)。 文章首先對高頻PWM整流器的工作原理做了詳細的介紹,并對基于L和LCL兩種不同的濾波器,分別在ABC靜止坐標(biāo)系,αβ靜止坐標(biāo)系和dq旋轉(zhuǎn)坐標(biāo)系中建立了數(shù)學(xué)模型。文章中將L濾波的電壓型三相PWM整流器的控制方法應(yīng)用于LCL濾波情況?;赿q軸模型,提出了雙閉環(huán)的控制策略,電流內(nèi)環(huán)采用前饋解耦控制。為了提高電流的跟隨性能,按照典型Ⅰ型系統(tǒng)設(shè)計電流調(diào)節(jié)器。為了提高電壓環(huán)的抗干擾性,按照典型Ⅱ型系統(tǒng)設(shè)計電壓調(diào)節(jié)器。 文章還詳細討論了LCL濾波器帶來的諧振問題,以及參數(shù)設(shè)計方法,列出了實際系統(tǒng)LCL濾波器參數(shù)的設(shè)計步驟。文章在MATLAB/SIMULINK環(huán)境下建立了PWM整流器仿真模型對系統(tǒng)進行了仿真,按照文章提出的理論設(shè)計的仿真系統(tǒng)具有良好的動態(tài)和穩(wěn)態(tài)性能。 文章最后基于TMS320LF2407A設(shè)計了整流器裝置的控制系統(tǒng)硬件和軟件,并得到了初步實驗結(jié)果,能滿足控制要求,從而驗證了控制方案的正確性。
上傳時間: 2013-07-01
上傳用戶:yezhihao
本文分別建立了三相電壓型PWM整流器在三相靜止坐標(biāo)系、兩相靜止坐標(biāo)系和兩相同步旋轉(zhuǎn)坐標(biāo)系中的數(shù)學(xué)模型,對三相電壓型PWM整流器多種電流控制策略進行了研究和對比,并對三相電壓型PWM整流器控制系統(tǒng)的設(shè)計進行了研究。 通常情況下,PWM整流器控制系統(tǒng)需要用到交流電壓、電流傳感器以及直流電壓傳感器,以實現(xiàn)直流電壓和交流電流的雙閉環(huán)控制。利用傳感器可以快速、便捷地獲得電壓電流參數(shù),但也導(dǎo)致了系統(tǒng)體積大、成本較高,并降低了系統(tǒng)運行可靠性。為此,本文研究和總結(jié)了三相電壓型PWM整流器無交流電流傳感器的三種控制策略:基于直流側(cè)電流檢測的控制策略、基于直流電壓檢測的控制策略和基于狀態(tài)空間平均技術(shù)的控制策略。并通過Matlab中的Simulink仿真軟件對前兩種控制策略進行了仿真驗證分析。 在以上理論的分析基礎(chǔ)上,本文設(shè)計并實現(xiàn)了一套以TMS320F2812 DSP為控制核心的無交流電流傳感器的PWM整流器的控制系統(tǒng)的解決方案,包括控制系統(tǒng)的硬件解決方案和軟件解決方案,搭建了實驗平臺并進行了調(diào)試。
上傳時間: 2013-04-24
上傳用戶:郭靜0516
本課題為電流型高電壓隔離電源,它是基于交流電流母線的分布式系統(tǒng),能夠整定短路電流,適應(yīng)高電壓工作環(huán)境的隔離電源。本論文介紹了該課題的應(yīng)用場合,簡要介紹了分布式系統(tǒng)的種類及各自優(yōu)勢,以及已有的電流型副邊穩(wěn)壓電路相關(guān)的研究成果,并在此基礎(chǔ)上提出了本課題的研究目標(biāo)。 本篇論文主要針對課題方案的三個方面進行論述,分別闡述如下: 一,母線電流產(chǎn)生系統(tǒng)與電流型副邊開關(guān)電路的匹配問題,包括各部分電路的功能介紹、電流型副邊開關(guān)電路的小信號等效電路的建模、高電壓隔離變壓器及磁元件的選擇; 二,模塊體積小型化有利于高壓部件的設(shè)計安裝和EMS防護。為了省去體積較大的輔助電源部分,本課題采用了副邊電路自供電的方式。在低壓自供電方式下,利用比較器、TLA31等器件產(chǎn)生多路同步三角波以及開關(guān)驅(qū)動PWM脈沖。對自供電方式下的三角波振蕩器進行比較,并對三角波振蕩器電路模塊進行了建模以及系統(tǒng)反饋補償; 三,在本方案中實現(xiàn)了電流源拓撲的同步整流技術(shù),利用PMOS管替代續(xù)流二極管,減小了電路的損耗、散熱器的使用以及模塊的體積。 本篇論文對本課題設(shè)計的核心部分進行了比較詳細的介紹和分析,具體的參數(shù)計算方法也一一列出。最終,論文以研究目標(biāo)為方向,通過一系列的改進措施,基本實現(xiàn)了課題要求。
標(biāo)簽: 電流型 高電壓 隔離開關(guān)
上傳時間: 2013-06-24
上傳用戶:wmwai1314
大功率電力電子裝置的廣泛應(yīng)用使電力系統(tǒng)無功功率補償和諧波污染問題日趨嚴重,動態(tài)無功功率補償和諧波抑制成為現(xiàn)代電力傳動領(lǐng)域研究的熱點。傳統(tǒng)補償技術(shù)由于主控制器運算能力的限制,難以對實時信號進行有效分析,影響了補償效果。而DSP計算速度快,能夠?qū)崿F(xiàn)復(fù)雜的數(shù)字信號處理或數(shù)字實時控制。本文針對礦井直流提升機的無功補償問題,設(shè)計了一種基于DSP的TCR型動態(tài)無功補償器,以穩(wěn)定電網(wǎng)電壓、減小電壓波動,提高功率因數(shù)。 本文綜述了無功補償技術(shù)的國內(nèi)外研究概況、水平和發(fā)展趨勢,基于 MATLAB 對電力電子裝置諧波源進行了諧波分析與仿真,分析和介紹了 TCR 的無功補償原理及瞬時無功理論,確定了無功補償系統(tǒng)主電路及其控制系統(tǒng),提出了系統(tǒng)的總體方案。 本設(shè)計選用 TMS320F2812 DSP 芯片作為主處理器,設(shè)計了信號輸入、濾波放大和信號調(diào)理等 DSP 外圍硬件電路;軟件方面采用模塊化設(shè)計,編寫了軟件流程圖,給出了部分程序代碼。 本文基于MATLAB軟件對無功補償控制系統(tǒng)的補償效果進行了模擬仿真。仿真結(jié)果表明:系統(tǒng)線電壓、負載無功功率和TCR無功功率等在兩個周期內(nèi)達到穩(wěn)定,系統(tǒng)線電壓波動小于3%,系統(tǒng)線電壓和系統(tǒng)線電流中僅含有較少量的5次、7次和 11 次諧波,總諧波畸變率滿足《公用電網(wǎng)諧波》標(biāo)準的要求,為在煤礦中的實際應(yīng)用提供了理論基礎(chǔ)。
上傳時間: 2013-07-24
上傳用戶:PresidentHuang
隨著對電能質(zhì)量要求的提高和數(shù)字化控制技術(shù)的發(fā)展,PWM整流器已受到國內(nèi)外的普遍重視。DSP芯片功能強大、執(zhí)行速度快、性能穩(wěn)定可靠,在數(shù)字控制領(lǐng)域有著廣泛的應(yīng)用前景。文章首先在分析電流型PWM整流器的基本原理、數(shù)學(xué)模型和控制方法的基礎(chǔ)上搭建了系統(tǒng)的PSIM仿真模型,繼而設(shè)計了以TMS320LF2407A為控制核心的三相電流型PWM整流器控制系統(tǒng),同時對實驗過程中的軟硬件進行了詳細的介紹。最后給出實驗波形,并進行了分析。論文工作為電流型PWM整流器在工業(yè)中的應(yīng)用提供了參考。
上傳時間: 2013-08-05
上傳用戶:牧羊人8920
各種IC封裝形式圖片 各種IC封裝形式圖片
標(biāo)簽: IC封裝
上傳時間: 2013-07-01
上傳用戶:ryanxue
隨著二十一世紀的到來,人類進入了后PC時代。在這一階段,嵌入式技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用。目前,嵌入式技術(shù)及其產(chǎn)品已廣泛應(yīng)用于智能家用電器、智能建筑、儀器儀表、通訊產(chǎn)品、工業(yè)控制、掌上型電腦、各種智能IC卡的應(yīng)用等等。將嵌入式系統(tǒng)應(yīng)用于多媒體移動終端,充分發(fā)揮了嵌入式系統(tǒng)的低功耗、集成度高、可擴充能力強等特點,可以達到集移動、語音、圖像等各種功能于一身的效果?;谝陨媳尘?,本文提出了一種基于嵌入式Linux的多媒體播放器設(shè)計方案。 本文首先詳細分析了ARM體系結(jié)構(gòu),研究了嵌入式Linux操作系統(tǒng)在ARM9微處理器的移植技術(shù),包括交叉編譯環(huán)境的建立、引導(dǎo)裝載程序應(yīng)用、移植嵌入式Linux內(nèi)核及建立根文件系統(tǒng),并且實現(xiàn)了嵌入式Linux到EP9315開發(fā)板的移植。 由于嵌入式系統(tǒng)本身硬件條件的限制,常用在PC機的圖形用戶界面GUI系統(tǒng)不適合在其上運行。為此,本文選擇了Qt/Embedded作為研究對象,在對其體系結(jié)構(gòu)等方面進行研究基礎(chǔ)上,實現(xiàn)了Qt/Embedded到EP9315開發(fā)板的移植,完成了嵌入式圖形用戶界面開發(fā),使得系統(tǒng)擁有良好的操作界面。 針對現(xiàn)今MP3文件格式廣泛流行的特點,本文設(shè)計了MP3播放器。在深入研究了MP3文件編碼原理的基礎(chǔ)上,詳細論述了播放器的設(shè)計過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統(tǒng)開發(fā)成本:在視頻播放方面,本文實現(xiàn)了Linux系統(tǒng)下的通用媒體播放器——Mplayer到EP9315開發(fā)板的移植。通過對音頻數(shù)據(jù)輸出的研究,解決了Mplayer播放聲音不正常的問題,實現(xiàn)了一個集音樂和視頻播放于一體的嵌入式多媒體播放系統(tǒng)。 最后,總結(jié)了論文所做的工作,指出了嵌入式多媒體播放器所需要進一步解決和完善的問題。
上傳時間: 2013-04-24
上傳用戶:梧桐
最全的IC封裝代號及尺寸 幫助我們更快的找到藥封裝的器件
上傳時間: 2013-06-12
上傳用戶:zyt
便攜式B型超聲診斷儀具有無創(chuàng)傷、簡便易行、相對價廉等優(yōu)勢,在臨床中越來越得到廣泛的應(yīng)用。它將超聲波技術(shù)、微電子技術(shù)、計算機技術(shù)、機械設(shè)計與制造及生物醫(yī)學(xué)工程等技術(shù)融合在一起。開展該課題的研究對提高臨床診斷能力和促進我國醫(yī)療事業(yè)的發(fā)展具有重要的意義。 便攜式B型超聲診斷儀由人機交互系統(tǒng)、探頭、成像系統(tǒng)、顯示系統(tǒng)構(gòu)成。其基本工作過程是:首先人機交互系統(tǒng)接收到用戶通過鍵盤或鼠標(biāo)發(fā)出的命令,然后成像系統(tǒng)根據(jù)命令控制探頭發(fā)射超聲波,并對回波信號處理、合成圖像,最后通過顯示系統(tǒng)完成圖像的顯示。 成像系統(tǒng)作為便攜式B型超聲診斷儀的核心對圖像質(zhì)量有決定性影響,但以前研制的便攜式B型超聲診斷儀的成像系統(tǒng)在三個方面存在不足:第一、采用的是單片機控制步進電機,控制精度不高,導(dǎo)致成像系統(tǒng)采樣不精確;第二、采用的數(shù)字掃描變換算法太粗糙,影響超聲圖像的分辨率;第三、它的CPU多采用的是51系列單片機,測量速度太慢,同時也不便于系統(tǒng)升級和擴展。 針對以上不足,提出了基于FPGA的B型超聲成像系統(tǒng)解決方案,采用Altera公司的EP2C5Q208C8芯片實現(xiàn)了步進電機步距角的細分,使電機旋轉(zhuǎn)更勻速,提高了采樣精度;提出并采用DSTI-ULA算法(Uniform Ladder Algorithm based on Double Sample and Trilinear Interotation)在FPGA內(nèi)實現(xiàn)數(shù)字掃描變換,提高了圖像分辨率;人機交互系統(tǒng)采用S3C2410-AL作為CPU,改善了測量速度和系統(tǒng)的擴展性。 通過對系統(tǒng)硬件電路的設(shè)計、制作,軟件的編寫、調(diào)試,結(jié)果表明,本文所設(shè)計的便攜式B型超聲成像系統(tǒng)圖像分辨率高、測量速度快、體積小、操作方便。本文所設(shè)計的便攜式B型超聲診斷儀可在野外作業(yè)和搶險(諸如地震、抗洪)中發(fā)揮作用,同時也可在鄉(xiāng)村診所中完成對相關(guān)疾病的診斷工作。
上傳時間: 2013-05-18
上傳用戶:helmos
隨著半導(dǎo)體制造技術(shù)不斷的進步,SOC(System On a Chip)是未來IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點。由于SOC設(shè)計的日趨復(fù)雜化,芯片的面積增大,芯片功能復(fù)雜程度增大,其設(shè)計驗證工作也愈加繁瑣。復(fù)雜ASIC設(shè)計功能驗證已經(jīng)成為整個設(shè)計中最大的瓶頸。 使用FPGA系統(tǒng)對ASIC設(shè)計進行功能驗證,就是利用FPGA器件實現(xiàn)用戶待驗證的IC設(shè)計。利用測試向量或通過真實目標(biāo)系統(tǒng)產(chǎn)生激勵,驗證和測試芯片的邏輯功能。通過使用FPGA系統(tǒng),可在ASIC設(shè)計的早期,驗證芯片設(shè)計功能,支持硬件、軟件及整個系統(tǒng)的并行開發(fā),并能檢查硬件和軟件兼容性,同時還可在目標(biāo)系統(tǒng)中同時測試系統(tǒng)中運行的實際軟件。FPGA仿真的突出優(yōu)點是速度快,能夠?qū)崟r仿真用戶設(shè)計所需的對各種輸入激勵。由于一些SOC驗證需要處理大量實時數(shù)據(jù),而FPGA作為硬件系統(tǒng),突出優(yōu)點是速度快,實時性好??梢詫OC軟件調(diào)試系統(tǒng)的開發(fā)和ASIC的開發(fā)同時進行。 此設(shè)計以ALTERA公司的FPGA為主體來構(gòu)建驗證系統(tǒng)硬件平臺,在FPGA中通過加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來構(gòu)建與PC的調(diào)試驗證數(shù)據(jù)鏈路,并采用定制的JTAG邏輯產(chǎn)生測試向量,通過JTAG控制SOC目標(biāo)系統(tǒng),達到對SOC內(nèi)部和其他IP(IntellectualProperty)的在線測試與驗證。同時,該驗證平臺還可以支持SOC目標(biāo)系統(tǒng)后續(xù)軟件的開發(fā)和調(diào)試。 本文介紹了芯片驗證系統(tǒng),包括系統(tǒng)的性能、組成、功能以及系統(tǒng)的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗證系統(tǒng)的硬件平臺,提出了驗證系統(tǒng)的總體設(shè)計方案,重點對驗證系統(tǒng)的數(shù)據(jù)鏈路的實現(xiàn)進行了闡述;詳細研究了嵌入式軟核處理器NIOS II系統(tǒng),并將定制的JTAG邏輯與處理器NIOS II相結(jié)合,構(gòu)建出調(diào)試與驗證數(shù)據(jù)鏈路;根據(jù)芯片驗證的要求,設(shè)計出軟核處理器NIOS II系統(tǒng)與PC建立數(shù)據(jù)鏈路的軟件系統(tǒng),并完成芯片在線測試與驗證。 本課題的整體任務(wù)主要是利用FPGA和定制的JTAG掃描鏈技術(shù),完成對國產(chǎn)某型DSP芯片的驗證與測試,研究如何構(gòu)建一種通用的SOC芯片驗證平臺,解決SOC驗證系統(tǒng)的可重用性和驗證數(shù)據(jù)發(fā)送、傳輸、采集的實時性、準確性、可測性問題。本文在SOC驗證系統(tǒng)在芯片驗證與測試應(yīng)用研究領(lǐng)域,有較高的理論和實踐研究價值。
上傳時間: 2013-05-25
上傳用戶:ccsp11
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1