本文首先從無(wú)源光網(wǎng)絡(luò)的原理出發(fā),分析了目前幾種PON技術(shù),進(jìn)行比較后指出了GPON的優(yōu)勢(shì)。然后闡述了GPON系統(tǒng)的結(jié)構(gòu)、工作原理以及其協(xié)議規(guī)范,重點(diǎn)是TC層結(jié)構(gòu),描述了控制平面(C/M)和用戶(hù)(U)平面協(xié)議棧。接下來(lái)介紹了ONU的分層功能模塊,并依此提出了ONU的分層設(shè)計(jì)思想,將ONU端劃分為物理媒介層(PMD)、傳輸匯聚層(GTC)及管理控制層(OMCI),在此基礎(chǔ)上提出了ONU的整體設(shè)計(jì)方案及主要芯片選型。然后研究了ONU端匯聚(GTC)層接口,包括物理層接口,用戶(hù)網(wǎng)絡(luò)接口,管理控制接121和SDRAM接口,重點(diǎn)是使用Verilog編寫(xiě)用戶(hù)網(wǎng)絡(luò)控制接口和SDRAM接口控制器并進(jìn)行仿真驗(yàn)證。最后對(duì)本文的工作和得到的結(jié)論進(jìn)行總結(jié),并明確了未來(lái)需要改進(jìn)和展開(kāi)的工作。
標(biāo)簽: GPON ONU GTC 系統(tǒng)研究
上傳時(shí)間: 2014-12-30
上傳用戶(hù):w230825hy
針對(duì)數(shù)據(jù)采集與處理系統(tǒng)的應(yīng)用需求,設(shè)計(jì)了嵌入Linux的ARM9處理器LPC3250與16位AD采樣芯片MAX1303的硬件接口和驅(qū)動(dòng)程序。首先,描述了LPC3250和MAX1303的性能、特點(diǎn)以及硬件接口電路設(shè)計(jì)方案。然后,在硬件平臺(tái)的基礎(chǔ)上,詳細(xì)地闡述了嵌入式Linux下MAX1303驅(qū)動(dòng)程序的組成模塊和具體實(shí)現(xiàn)方法,并給出了部分源代碼以及對(duì)設(shè)備驅(qū)動(dòng)的測(cè)試方法。測(cè)試結(jié)果表明,系統(tǒng)工作正常、穩(wěn)定,采樣結(jié)果正確,具有實(shí)際工程應(yīng)用價(jià)值。
標(biāo)簽: ARM-Linux 1303 MAX 接口
上傳時(shí)間: 2013-11-21
上傳用戶(hù):nostopper
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG聯(lián)合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標(biāo)準(zhǔn)的下一代標(biāo)準(zhǔn)。PCI Express利用串行的連接特點(diǎn)能輕松將數(shù)據(jù)傳輸速度提到一個(gè)很高的頻率,達(dá)到遠(yuǎn)遠(yuǎn)超出PCI總線的傳輸速率。一個(gè)PCI Express連接可以被配置成x1,x2,x4,x8,x12,x16和x32的數(shù)據(jù)帶寬。x1的通道能實(shí)現(xiàn)單向312.5 MB/s(2.5 Gb/s)的傳輸速率。Xilinx公司的Virtex5系列FPGA芯片內(nèi)嵌PCI-ExpressEndpoint Block硬核,為實(shí)現(xiàn)單片可配置PCI-Express總線解決方案提供了可能。 本文在研究PCI-Express接口協(xié)議和PCI-Express Endpoint Block硬核的基礎(chǔ)上,使用Virtex5LXT50 FPGA芯片設(shè)計(jì)PCI Express接口硬件電路,實(shí)現(xiàn)PCI-Express數(shù)據(jù)傳輸
上傳時(shí)間: 2013-12-27
上傳用戶(hù):wtrl
針對(duì)ARM CPU S3C2410的特點(diǎn),設(shè)計(jì)開(kāi)發(fā)了外圍網(wǎng)卡接口平臺(tái),通過(guò)驅(qū)動(dòng)程序?qū)σ蕴W(wǎng)控制芯片DM9000的控制,實(shí)現(xiàn)了網(wǎng)絡(luò)數(shù)據(jù)傳輸功能。硬件方面主要涉及以太網(wǎng)網(wǎng)絡(luò)接口的設(shè)計(jì),軟件方面主要是設(shè)計(jì)以太網(wǎng)控制芯片驅(qū)動(dòng)程序。該嵌入式系統(tǒng)網(wǎng)絡(luò)接入方案具有硬件接口簡(jiǎn)單、外圍器件少、價(jià)格低廉、開(kāi)發(fā)周期短等特點(diǎn)
標(biāo)簽: 9000 ARM DM 網(wǎng)卡
上傳時(shí)間: 2013-10-17
上傳用戶(hù):woshinimiaoye
51單片機(jī)IO口模擬I2C通信程序包。
標(biāo)簽: I2C 51單片機(jī) IO口 模擬
上傳時(shí)間: 2013-10-20
上傳用戶(hù):a673761058
常見(jiàn)USB接口已被封裝成庫(kù),dxp 2004能夠直接打開(kāi),有需要的自己下。
上傳時(shí)間: 2013-11-03
上傳用戶(hù):電子世界
總線接口的詳細(xì)介紹,可在可編程邏輯電路上實(shí)現(xiàn)
標(biāo)簽: AXI 總線協(xié)議 接口信號(hào)
上傳時(shí)間: 2013-12-15
上傳用戶(hù):13681659100
FPGA 設(shè)計(jì)人員在滿(mǎn)足關(guān)鍵時(shí)序余量的同時(shí)力爭(zhēng)實(shí)現(xiàn)更高性能,在這種情況下,存儲(chǔ)器接口的設(shè)計(jì)是一個(gè)一向構(gòu)成艱難而耗時(shí)的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可
標(biāo)簽: Xilinx FPGA 存儲(chǔ)器接口 生成器
上傳時(shí)間: 2013-11-06
上傳用戶(hù):372825274
為滿(mǎn)足對(duì)彈載雷達(dá)回波信號(hào)、圖像及遙測(cè)數(shù)據(jù)的高速、高容量、遠(yuǎn)距離、低功耗、高可靠性等特點(diǎn)的要求。地面測(cè)試臺(tái)采用LVDS接口,運(yùn)用FPGA對(duì)雷達(dá)獲取信號(hào)數(shù)據(jù)進(jìn)行處理與存儲(chǔ),通過(guò)USB接口將數(shù)據(jù)上傳到計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)分析與實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果表明,該方案的傳輸速率600 MBps,很好的滿(mǎn)足了對(duì)雷達(dá)獲取信號(hào)的數(shù)據(jù)發(fā)送和接收的速度要求。
標(biāo)簽: FPGA 實(shí)時(shí)傳輸 接口設(shè)計(jì)
上傳時(shí)間: 2013-11-10
上傳用戶(hù):小碼農(nóng)lz
白皮書(shū):采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口 了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express® (PCIe®) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!
上傳時(shí)間: 2013-10-18
上傳用戶(hù):康郎
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1