亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ip核

ip核就是知識產權核或知識產權模塊的意思,在EDA技術開發中具有十分重要的地位。美國著名的Dataquest咨詢公司將半導體產業的IP定義為“用于ASIC或FPGA中的預先設計好的電路功能模塊”。IP主要分為軟IP、固IP和硬IP。軟IP是用Verilog/VHDL等硬件描述語言描述的功能塊,但是并不涉及用什么具體電路元件實現這些功能。固IP是完成了綜合的功能塊。硬IP提供設計的最終階段產品——掩膜。[1]
  • PCI ip核使用手冊

    PCI ip核使用手冊,非常完善的手冊,可以根據手冊完成PCI設計

    標簽: PCI ip核 使用手冊

    上傳時間: 2020-04-15

    上傳用戶:lzjtao

  • FPGA中ip核的生成講解

    該文檔為FPGA中ip核的生成講解資料,講解的還不錯,感興趣的可以下載看看…………………………

    標簽: fpga ip核

    上傳時間: 2021-11-10

    上傳用戶:

  • FPGA_ASIC-NiosSoC系統中的BCH編解碼ip核的設計

    該文檔為FPGA_ASIC-NiosSoC系統中的BCH編解碼ip核的設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga

    上傳時間: 2022-03-12

    上傳用戶:

  • Xilinx FPGA應用進階 通用ip核詳解和設計開發 資料

    Xilinx FPGA應用進階  通用ip核詳解和設計開發

    標簽: xilinx fpga ip核

    上傳時間: 2022-06-03

    上傳用戶:jiabin

  • Xilinx FPGA應用進階 通用ip核詳解和設計開發

    本書系統講解通信網絡領域Xilinx FPGA內部的IP硬核。以流行的Xilinx Virtex-6型號芯片舉例,涵蓋Xilinx FPGA在通信領域主流的ip核,闡述Xilinx FPGA時鐘資源和DCM、PLL和MMCM時鐘管理器的特性和使用方法;介紹基于Block RAM資源生成ROM、RAM、FIFO和CAM核的使用過程。闡述TEMAC核背景知識、內部結構、接口時序和配置參數,給出生成實例;介紹LVDS技術規范、源同步實現方案和去偏移技術,講解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;闡述Xilinx FPGA DDR3控制器ip核的結構組成、模塊劃分、接口信號和物理約束等。

    標簽: xilinx fpga ip核

    上傳時間: 2022-06-11

    上傳用戶:

  • USB2.0 ip核,ASIC,FPGA可用,Verilog HDL源代碼

    USB2.0 ip核,ASIC,FPGA可用,Verilog HDL源代碼

    標簽: usb asic fpga verilog hdl

    上傳時間: 2022-06-25

    上傳用戶:qingfengchizhu

  • 基于ip核雙口RAM的FPGA與DSPEMIF的接口設計

    基于ip核雙口RAM的FPGA與DSPEMIF的接口設計                

    標簽: RAM fpga dsp emif 接口

    上傳時間: 2022-07-09

    上傳用戶:jiabin

  • digilent提供的基于vivado的xilinx ip核

    digilent提供的基于vivado的xilinx ip核,包含常用的hdmi解碼ip等文件

    標簽: vivado ip核

    上傳時間: 2022-07-26

    上傳用戶:trh505

  • 基于FPGA的多通道DMA控制器的ip核設計.rar

    當前,隨著電子技術的飛速發展,智能化系統中需要傳輸的數據量日益增大,要求數據傳送的速度也越來越快,傳統的數據傳輸方式已無法滿足目前的要求。在此前提下,采用高速數據傳輸技術成為必然,DMA(直接存儲器訪問)技術就是較理想的解決方案之一,能夠滿足信息處理實時性和準確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術支撐,設計DMA控制器的總體結構。在通道檢測模塊中,解決了信號抗干擾和請求信號撤銷問題,并提出并行通道檢測算法;在優先級管理模塊中提出了動態優先級端口響應機制;在傳輸模塊中采用狀態機的設計思想設計多個通道的數據傳輸。通過各模塊問題的解決及新方法的采用,最終設計出基于FPGA的多通道DMA控制器的IP軟核。實驗仿真結果表明,本控制器傳輸速度較快,主頻達100MHz以上,且工作穩定。

    標簽: FPGA DMA 多通道

    上傳時間: 2013-05-16

    上傳用戶:希醬大魔王

  • 8051 ip核VERILOG代碼

    可以用來學習8051ip核設計,掌握8051的開發,以及SOC的設計

    標簽: VERILOG 8051 ip核 代碼

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

主站蜘蛛池模板: 龙山县| 微山县| 曲沃县| 南华县| 西华县| 禄丰县| 句容市| 汪清县| 石渠县| 宣城市| 甘南县| 沂南县| 兖州市| 湄潭县| 郴州市| 格尔木市| 达孜县| 武城县| 航空| 临洮县| 连州市| 晋州市| 遂宁市| 云安县| 辽宁省| 怀远县| 永州市| 建宁县| 陇川县| 彭山县| 安阳县| 仲巴县| 孝昌县| 长治县| 紫金县| 顺平县| 石狮市| 禹州市| 崇阳县| 山丹县| 麻阳|