亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

matlab ;kde核密度估計(jì)

  • 先進(jìn)pid控制及其matlab仿真.rar

    各種先進(jìn)PID控制的MATLAB仿真,適合PID初學(xué)者熟悉各種PID的控制原理

    標(biāo)簽: matlab pid 控制

    上傳時(shí)間: 2013-07-26

    上傳用戶:wl9454

  • USB接口引擎的軟核設(shè)計(jì)與FPGA兌現(xiàn).rar

    USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國(guó)內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國(guó)外的IC設(shè)計(jì)芯片廠商如Cypress、NEC等一些國(guó)際著名公司提供。因而,如果能夠自主開(kāi)發(fā)設(shè)計(jì)USB芯片以替代國(guó)外同類產(chǎn)品,將會(huì)有很好的市場(chǎng)前景和利潤(rùn)空間。 本論文課題是針對(duì)基于FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列器件)的數(shù)字電子產(chǎn)品應(yīng)用設(shè)計(jì)一種實(shí)際可復(fù)用的USB接口引擎軟核。該軟核主要是用于處理USB標(biāo)準(zhǔn)協(xié)議包的通信處理,通過(guò)外接MCU(MultipointControlUnit,微控制器)就可以實(shí)現(xiàn)完整的USB接口通訊功能。它的功能相當(dāng)于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優(yōu)點(diǎn)是結(jié)構(gòu)簡(jiǎn)單、靈活性高、復(fù)用設(shè)計(jì)方便。 功能仿真和綜合測(cè)試結(jié)果顯示本論文所設(shè)計(jì)的接口引擎軟核符合設(shè)計(jì)要求,并且軟核的性能和市場(chǎng)上同類產(chǎn)品基本一致。本論文的創(chuàng)新之處在于:1、從可配置性角度出發(fā)設(shè)計(jì)了低速、全速、高速三種可選模式;2、支持最多31個(gè)可配置端點(diǎn);3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級(jí))代碼設(shè)計(jì)規(guī)則,同時(shí)也開(kāi)發(fā)了可綜合的驗(yàn)證測(cè)試代碼;4、完全由硬件實(shí)現(xiàn)USB通信功能。

    標(biāo)簽: FPGA USB 接口

    上傳時(shí)間: 2013-07-18

    上傳用戶:JasonC

  • 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).rar

    雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)脈壓雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn),本文在以下幾個(gè)方面展開(kāi)研究: 首先對(duì)幾種主要的脈沖壓縮信號(hào)進(jìn)行了詳細(xì)的分析,得出了各種信號(hào)的特點(diǎn)及其處理方式;并比較了各種方式的優(yōu)缺點(diǎn)。 其次對(duì)幾種基本的雷達(dá)信號(hào)處理如脈沖壓縮、動(dòng)目標(biāo)檢測(cè)(MTD)、恒虛警(CFAR)等詳細(xì)地闡述了其原理;列舉了各種信號(hào)處理經(jīng)常采用的實(shí)現(xiàn)方法,對(duì)各種方法進(jìn)行了比較研究;并針對(duì)線性調(diào)頻信號(hào)在MATLAB環(huán)境中對(duì)雷達(dá)回波信號(hào)處理進(jìn)行仿真。 接下來(lái),在Xilinx ISE6.3i軟件集成環(huán)境下,通過(guò)對(duì)Xilinx提供的免費(fèi)IP核的調(diào)用,并與VHDL語(yǔ)言相結(jié)合,進(jìn)行雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。

    標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-06-24

    上傳用戶:lingzhichao

  • 軟件無(wú)線電中FIR濾波器的Matlab設(shè)計(jì)及FPGA實(shí)現(xiàn).rar

    軟件無(wú)線電作為一種新的無(wú)線通信概念和體制,近年來(lái)隨著3G標(biāo)準(zhǔn)的提出,日益受到國(guó)內(nèi)外相關(guān)通信廠商的重視。尤其是基于軟件無(wú)線電和智能天線技術(shù)的TD-SCDMA作為通信史上第一個(gè)“中國(guó)標(biāo)準(zhǔn)”,有望扭轉(zhuǎn)多年來(lái)我國(guó)移動(dòng)通信制造業(yè)的被動(dòng)局面,是實(shí)現(xiàn)信息產(chǎn)業(yè)騰飛的一個(gè)絕好機(jī)會(huì)。軟件無(wú)線電使得通信體制具有很好的通用性、靈活性和可配置性,并使系統(tǒng)互聯(lián)和升級(jí)變得容易。本文以軟件無(wú)線電中的FIR濾波器為線索,貫穿了信號(hào)重構(gòu)、多抽樣率信號(hào)處理、積分梳狀濾波器等理論分析,重點(diǎn)闡釋了FIR濾波器的設(shè)計(jì)方法及濾波器的FPGA實(shí)現(xiàn)等技術(shù)問(wèn)題。 本文首先針對(duì)軟件無(wú)線電中的多抽樣率信號(hào)處理理論進(jìn)行了討論和分析。討論了軟件無(wú)線電中如何實(shí)現(xiàn)整數(shù)倍抽取、整數(shù)倍內(nèi)插、分?jǐn)?shù)倍抽樣率變換,并分析了網(wǎng)絡(luò)結(jié)構(gòu)的等效變換、多相濾波及積分梳狀濾波器的設(shè)計(jì)理論。 緊接著重點(diǎn)闡述了軟件無(wú)線電中FIR濾波器的設(shè)計(jì)理論,包括窗函數(shù)法、頻率抽樣法及等紋波法。分析了各種設(shè)計(jì)方法所能達(dá)到的性能指標(biāo)及優(yōu)缺點(diǎn),并結(jié)合工程實(shí)例給出了相關(guān)的Matlab程序。并對(duì)FIR濾波器結(jié)構(gòu)的選擇及系數(shù)字長(zhǎng)的確定等問(wèn)題進(jìn)行了分析。此外,也介紹了在Matlab進(jìn)行輔助設(shè)計(jì)時(shí)一些常用函數(shù)和命令的用法。 本文選用FPGA來(lái)實(shí)現(xiàn)中頻軟件無(wú)線電,F(xiàn)PGA與參數(shù)化ASIC、DSP比較有很多優(yōu)勢(shì),它不但在功耗、體積、成本方面優(yōu)于參數(shù)化ASIC、DSP,而且處理效率高、現(xiàn)場(chǎng)可編程性能良好。不同于DSP的單流處理方式,F(xiàn)PGA是多流并行處理,這種處理方式使FPGA能完成DSP難以實(shí)現(xiàn)的許多功能。在簡(jiǎn)單介紹了FPGA的一般原理,以及FPGA設(shè)計(jì)中的關(guān)鍵技術(shù)和在信號(hào)處理中的設(shè)計(jì)原則以后,重點(diǎn)介紹了FIR濾波器的FPGA實(shí)現(xiàn)方法。提出了分布式算法、加法器網(wǎng)絡(luò)法以及分段FIFO等實(shí)現(xiàn)方法。最后,提出了一種QuartusII與MATLAB聯(lián)合仿真的方法。此方法能夠直觀的檢驗(yàn)濾波器的濾波效果,提高設(shè)計(jì)效率。并結(jié)合工程實(shí)例詳盡的介紹了FIR濾波器的設(shè)計(jì)開(kāi)發(fā)流程。

    標(biāo)簽: Matlab FPGA FIR

    上傳時(shí)間: 2013-04-24

    上傳用戶:gengxiaochao

  • 電力電子應(yīng)用技術(shù)的MATLAB仿真.rar

    為了滿足電力電子專業(yè)對(duì)計(jì)算機(jī)仿真知識(shí)的需求,使其掌握當(dāng)前先進(jìn)的計(jì)算機(jī)仿真工具。本書首先介紹MATLAB軟件及仿真界面SIMULINK的基礎(chǔ)應(yīng)用知識(shí),詳細(xì)介紹了電力電子仿真的SIMPOWERSYSTEMS中的各模塊庫(kù)。

    標(biāo)簽: MATLAB 電力電子 應(yīng)用技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:eddy77

  • 采用國(guó)半的PWM控制器提升高功率密度磚電源模塊的性能

    –越來(lái)越高的效率及功率密度的要求–輸出電壓必須越來(lái)越低,輸出電流越來(lái)越高–可以支持預(yù)偏壓操作–快速的瞬態(tài)響應(yīng)

    標(biāo)簽: PWM 國(guó)半 控制器 性能

    上傳時(shí)間: 2013-06-15

    上傳用戶:wmwai1314

  • 二維DCT/IDCT處理核的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國(guó)際標(biāo)準(zhǔn)所采用。由于其計(jì)算量較大,軟件實(shí)現(xiàn)往往難以滿足實(shí)時(shí)處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計(jì)的DCT/IDCT處理電路來(lái)滿足我們對(duì)處理速度的要求。本文所研究的內(nèi)容就是針對(duì)圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實(shí)現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細(xì)說(shuō)明了DCT變換實(shí)現(xiàn)圖像壓縮的過(guò)程,并與其它變換比較說(shuō)明了用DCT變換實(shí)現(xiàn)圖像壓縮的優(yōu)勢(shì)。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對(duì)DCT快速算法及其實(shí)現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計(jì)方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計(jì)技術(shù),將二維DCT/IDCT實(shí)現(xiàn)轉(zhuǎn)化為兩個(gè)一維DCT/IDCT實(shí)現(xiàn)。在一維DCT/IDCT設(shè)計(jì)中,根據(jù)圖像處理的特點(diǎn)對(duì)Loeffler算法的數(shù)據(jù)流進(jìn)行了優(yōu)化,通過(guò)合理安排時(shí)鐘周期數(shù)和簡(jiǎn)化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時(shí)間,從而提高了流水線的執(zhí)行速度。最后,對(duì)所設(shè)計(jì)的DCT/IDCT處理核進(jìn)行了綜合和時(shí)序仿真。 結(jié)果表明,當(dāng)使用Altera公司的MERCURY系列FPGA器件時(shí),本文設(shè)計(jì)的方案一能夠在116M時(shí)鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運(yùn)算,消耗2827個(gè)邏輯單元;方案二能夠在74M時(shí)鐘頻率下正常工作,消耗1629個(gè)邏輯單元。

    標(biāo)簽: IDCT FPGA DCT 二維

    上傳時(shí)間: 2013-07-14

    上傳用戶:3291976780

  • 基于CPLD/FPGA的IP核設(shè)計(jì)

    本文介紹了一個(gè)基于CPLD/FPGA的嵌入式IP核設(shè)計(jì)。論文在闡述可編程邏輯器件及其發(fā)展趨勢(shì)的基礎(chǔ)上,探討了知識(shí)產(chǎn)權(quán)復(fù)用理念,MCU的復(fù)雜化設(shè)計(jì)以及數(shù)字信號(hào)傳輸與處理的速度要求。結(jié)合國(guó)內(nèi)外對(duì)CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開(kāi)發(fā)嵌入式模塊程序的理念并提出了設(shè)計(jì)實(shí)現(xiàn)方法和設(shè)計(jì)實(shí)例。課題的設(shè)計(jì)目標(biāo)為開(kāi)發(fā)一個(gè)基于CPLD/FPGA的USBIP模塊,實(shí)現(xiàn)開(kāi)發(fā)板與PC機(jī)之間的USB通信。設(shè)計(jì)過(guò)程首先進(jìn)行硬件設(shè)計(jì),在FPGA開(kāi)發(fā)板上開(kāi)發(fā)擴(kuò)展板;其次用ISE開(kāi)發(fā)軟件進(jìn)行FPGA數(shù)字化設(shè)計(jì);在軟件開(kāi)發(fā)完成后,將配置生成的比特流文件通過(guò)JTAG電纜下載到FPGA開(kāi)發(fā)板上,實(shí)現(xiàn)FPGA開(kāi)發(fā)板與PC機(jī)之間的通信。 該設(shè)計(jì)具有很高的實(shí)用性,它進(jìn)一步擴(kuò)大了可編程芯片的領(lǐng)地,將復(fù)雜專有芯片擠向高端和超復(fù)雜應(yīng)用;它使得IP資源復(fù)用理念得到更普遍的應(yīng)用;為基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)提供了廣闊的思路。

    標(biāo)簽: CPLD FPGA IP核

    上傳時(shí)間: 2013-07-05

    上傳用戶:隱界最新

  • 電力電子技術(shù)與Matlab仿真.pdf

    電力電子技術(shù)與Matlab仿真,很經(jīng)典的一本書籍!非常實(shí)用!

    標(biāo)簽: Matlab 電力電子技術(shù) 仿真

    上傳時(shí)間: 2013-04-24

    上傳用戶:yw14205

  • matlab下面的kalman濾波程序

    matlab下面的kalman濾波程序matlab下面的kalman濾波程序matlab下面的kalman濾波程序

    標(biāo)簽: matlab kalman 濾波程序

    上傳時(shí)間: 2013-04-24

    上傳用戶:greenmile

主站蜘蛛池模板: 遂溪县| 禹州市| 安泽县| 揭阳市| 仁布县| 咸宁市| 琼海市| 临高县| 新营市| 图木舒克市| 贺州市| 磐石市| 乐东| 乌兰察布市| 枞阳县| 高邑县| 淮北市| 财经| 永年县| 铁力市| 平阴县| 蛟河市| 宜宾县| 峨眉山市| 连平县| 盐边县| 区。| 英超| 自贡市| 蒙城县| 昌黎县| 湟中县| 金昌市| 峨眉山市| 新干县| 深圳市| 沂源县| 莎车县| 密山市| 佛山市| 璧山县|