CDMA技術是當前無線電通信,尤其是移動通信的主要技術,不論是在中國已經建立的IS-95規范的中國聯通CDMA網、各大移動通信運營商正準備實驗及建立第三代(3G)系統還是大設備研發商已經在開發的三代以后(也稱為4G)更寬帶寬的移動通信系統,CDMA都是主要的選擇。CDMA概念可以簡單地解釋為基于擴頻通信的調制和多址接入方案。其反向鏈路有接入信道和反向業務信道組成。接入信道用于短信令消息交換、能提供呼叫來源、尋呼響應、指令和注冊。 本設計選取CDMA通信系統中的接入信道部分進行仿真與分析。首先,通過學習相應的理論知識,熟悉接入信道實現的過程,對每一步的原理有了較深的理解,同時,也對MATALB軟件進行熟悉和了解,對MATLAB軟件中的SIMULINK部分及其內部的CDMA模塊用法和參數設置進行熟悉,然后運用MATLAB軟件對接入信道部分進行設計,并逐步地對各個模塊進行分析、仿真與驗證。目的是通過畢業設計工作熟悉現代無線通信系統的基本構成與基本工作原理,重點掌握卷積編碼、塊交織和碼擴展等相關編碼技術,并能將這些技術應用實際系統設計,提高自己對CDMA通信系統知識的認識。 關鍵字:CRC;卷積編碼;塊重復;交織;長碼;沃爾什;PN序列
上傳時間: 2013-11-02
上傳用戶:taozhihua1314
S7-200.仿真軟件(非官方)
上傳時間: 2013-10-27
上傳用戶:jrsoft
GX Simulator6-C中文版仿真軟件
上傳時間: 2013-10-30
上傳用戶:wangfei22
溫濕度傳感器 sht11 仿真程序 sbit out =P3^0; //加熱口 //sbit input =P1^1;//檢測口 //sbit speek =P2^0;//報警 sbit clo =P3^7;//時鐘 sbit ST =P3^5;//開始 sbit EOC =P3^6;//成功信號 sbit gwei =P3^4;//個位 sbit swei =P3^3;//十位 sbit bwei =P3^2;//百位 sbit qwei =P3^1;//千位 sbit speak =P0^0;//報警音 sbit bjled =P0^1;//報警燈 sbit zcled =P0^2;//正常LED int count; uchar xianzhi;//取轉換結果 uchar seth;//高時間 uchar setl;//低時間 uchar seth_mi;//高時間 uchar setl_mi;//低時間 bit hlbz;//高低標志 bit clbz; bit spbz; ///定時中斷程序/// void t0 (void) interrupt 1 using 0 { TH0=(65536-200)/256;//5ms*200=1000ms=1s TL0=(65536-200)%256; clo=!clo;//產生時鐘 if(count>5000) { if(hlbz) { if(seth_mi==0){seth_mi=seth;hlbz=0;out=0;} else seth_mi--; } if(!hlbz) { if(setl_mi==0){setl_mi=setl;hlbz=1;out=1;} else setl_mi--; } count=0; } else count++; } ///////////// ///////延時/////// delay(int i) { while(--i); } ///////顯示處理/////// xianshi() { int abcd=0; int i; for (i=0;i<5;i++) { abcd=xianzhi; gwei=1; swei=1; bwei=1; qwei=1; P1=dispcode[abcd/1000]; qwei=0; delay(70); qwei=1; abcd=abcd%1000; P1=dispcode[abcd/100]; bwei=0; delay(70); bwei=1; abcd=abcd%100; P1=dispcode[abcd/10]; swei=0; delay(70); swei=1; abcd=abcd%10; P1=dispcode[abcd]; gwei=0; delay(70); gwei=1; } } doing() { if(xianzhi>100) {bjled=0;speak=1;zcled=1;} else {bjled=1;speak=0;zcled=0;} } void main(void) { seth=60;//h60秒 setl=90;//l90秒 seth_mi=60;//h60秒 setl_mi=90;//l90秒 TMOD=0X01;//定時0 16位工作模式 TH0=(65536-200)/256; TL0=(65536-200)%256; TR0=1; //開始計時 ET0=1; //開定時0中斷 EA=1; //開全中斷 while(1) { ST=0; _nop_(); ST=1; _nop_(); ST=0; // EOC=0; xianshi(); while(!EOC) { xianshi(); } xianzhi=P2; xianshi(); doing(); } }
上傳時間: 2013-10-16
上傳用戶:黃蛋的蛋黃
西門子s7-200仿真軟件漢化版
上傳時間: 2013-11-05
上傳用戶:lingfei
proteuse仿真軟件
標簽: EDA_Proteus_HA_proteuse 仿真軟件
上傳時間: 2013-10-16
上傳用戶:x4587
摘要:單片機學習包括理論與實踐學習, 而實踐學習所占比例相對較多、 硬件投入大 ,在實踐學習中需要大量的實驗儀器和設備 在具體的工程實踐中 如果因為方案有誤而進行相應的開發設計 會浪費較多的時間和經費 一般的單位或個人由于沒有較多的經費投入導致實踐學習環節比較薄弱 提出一種新的思路 較為全面地闡述采用軟件仿真實驗的方法。
上傳時間: 2014-01-06
上傳用戶:逗逗666
ALTERA公司:用ModelSimSE進行功能仿真和時序仿真的方法(ALTERA篇)之學習筆記
標簽: ModelSimSE 時序仿真
上傳時間: 2013-12-24
上傳用戶:ch3ch2oh
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時該文件也要加入工程。(在 ISE中點中該核,在對應的 processes 窗口中運行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。
上傳時間: 2013-11-02
上傳用戶:誰偷了我的麥兜
很不容易找到,免費給大家提供下載了。PMA,仿真各種規約,在沒有實際裝置的情況下軟件仿真以調試規約程序。
上傳時間: 2013-11-06
上傳用戶:eclipse