The ¸ GX401EM VXI module provides a powerful digital signal processing platform for efficient RF wideband and narrowband interception and monitoring
標(biāo)簽: processing efficient provides powerful
上傳時(shí)間: 2017-09-27
上傳用戶:15071087253
The goal of this textbook is to support the teaching of digital and statistical signal processing in higher education. Particular attention is paid to the presentation of the fun- damental theory; key topics are outlined in a comprehensible way, and all areas of the subject are discussed in a fashion that aims at simplification without sacrificing accuracy.
標(biāo)簽: Statistical Processing Digital Signal and
上傳時(shí)間: 2020-06-10
上傳用戶:shancjb
隨著環(huán)境污染和能源短缺問(wèn)題的日趨嚴(yán)重,尋找一種儲(chǔ)備大、無(wú)污染的新能源已經(jīng)上升到世界各國(guó)的議事日程。太陽(yáng)能作為當(dāng)今最理想環(huán)保的能源之一,已經(jīng)得到了人類越來(lái)越廣泛的應(yīng)用。本文以光伏(Photovoltaic—PV)并網(wǎng)發(fā)電系統(tǒng)為研究對(duì)象,以最大限度利用太陽(yáng)能、無(wú)污染回饋電網(wǎng)為主要目標(biāo),開(kāi)展了光伏并網(wǎng)發(fā)電系統(tǒng)的理論研究和仿真,具有重要的現(xiàn)實(shí)意義。光伏并網(wǎng)逆變器是光伏并網(wǎng)發(fā)電系統(tǒng)中必不可少的設(shè)備之一,其效率的高低、可靠性的好壞將直接影響整個(gè)光伏發(fā)電系統(tǒng)的性能和投資。本文主要研究適用于并網(wǎng)型光伏發(fā)電系統(tǒng)的逆變器。 本文以一個(gè)完整的光伏并網(wǎng)發(fā)電系統(tǒng)為研究對(duì)象,重點(diǎn)對(duì)單相光伏并網(wǎng)系統(tǒng)進(jìn)行了全面的分析,并從并網(wǎng)系統(tǒng)的主電路拓?fù)洹⒖刂撇呗浴⒐聧u效應(yīng)以及系統(tǒng)的可靠性分析幾個(gè)方面做了詳細(xì)的分析和仿真實(shí)驗(yàn)。 首先,介紹了國(guó)內(nèi)外光伏并網(wǎng)發(fā)電產(chǎn)業(yè)的現(xiàn)狀,并對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)的組成結(jié)構(gòu)、優(yōu)缺點(diǎn)、發(fā)展趨勢(shì)及光伏并網(wǎng)發(fā)電系統(tǒng)對(duì)逆變器的要求做了簡(jiǎn)單介紹,對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)建立了總體認(rèn)識(shí)。 其次,討論研究了逆變器主電路的拓?fù)湫问剑⒏鶕?jù)實(shí)際情況,選擇了無(wú)變壓器的兩級(jí)結(jié)構(gòu),即前級(jí)DC/DC變換器和后級(jí)DC/AC逆變器,兩部分通過(guò)DClink連接。前級(jí)的DC/DC模塊采用Boost拓?fù)浣Y(jié)構(gòu),后級(jí)的DC/AC逆變器采用逆變?nèi)珮驅(qū)崿F(xiàn)逆變,向電網(wǎng)輸送功率。討論確定了逆變器輸出電流的控制方式,并最終確定了光伏并網(wǎng)發(fā)電系統(tǒng)的總體方案。高性能的數(shù)字信號(hào)處理器芯片(Digital Signal Processor—DSP)的出現(xiàn),使得一些先進(jìn)的控制策略應(yīng)用于光伏并網(wǎng)的控制成為可能。本文以TI公司的數(shù)字信號(hào)處理器芯片TMS320F2812為核心,設(shè)計(jì)了控制電路并給出了驅(qū)動(dòng)電路、保護(hù)電路的設(shè)計(jì)以及系統(tǒng)的電磁兼容設(shè)計(jì)思想。應(yīng)用MATLAB/Simulink中的工具箱搭建了整個(gè)電路模型,進(jìn)行了仿真實(shí)驗(yàn)研究。 再次,我們已經(jīng)知道孤島效應(yīng)問(wèn)題關(guān)系到光伏并網(wǎng)發(fā)電系統(tǒng)的安全問(wèn)題。本文分析了孤島效應(yīng)產(chǎn)生的原因、對(duì)電網(wǎng)的危害和目前各種常用的被動(dòng)和主動(dòng)及外部孤島效應(yīng)的檢測(cè)方法。根據(jù)本文涉及的光伏并網(wǎng)發(fā)電系統(tǒng)的特點(diǎn),采用了電壓前饋正反饋檢測(cè)孤島的方法,然后詳細(xì)介紹了該方法的原理和實(shí)現(xiàn)過(guò)程, 并給出了逆變器的反孤島效應(yīng)模型和仿真實(shí)驗(yàn)結(jié)果。仿真結(jié)果證明,該方法是可行的,并且達(dá)到了IEEE Std.2000—929標(biāo)準(zhǔn)的規(guī)定。 光伏系統(tǒng)的可靠性研究對(duì)整個(gè)系統(tǒng)的經(jīng)濟(jì)運(yùn)行乃至投資決策產(chǎn)生了重要影響。本論文以光伏并網(wǎng)發(fā)電系統(tǒng)的基本組成為線索,對(duì)各部分進(jìn)行可靠性分析,對(duì)滿足一定可靠性水平的光伏并網(wǎng)發(fā)電系統(tǒng)進(jìn)行分析,從而對(duì)其的推廣使用起到了理論指導(dǎo)作用。 關(guān)鍵詞:光伏并網(wǎng)發(fā)電系統(tǒng);逆變器;孤島效應(yīng);DSP;可靠性分析
標(biāo)簽: 光伏并網(wǎng) 逆變器 可靠性分析
上傳時(shí)間: 2013-04-24
上傳用戶:daoxiang126
隨著圖像處理技術(shù)的不斷發(fā)展,圖像處理技術(shù)在國(guó)民經(jīng)濟(jì)和社會(huì)生活的各個(gè)方面都得到了廣泛的運(yùn)用。與此同時(shí),人們對(duì)圖像處理的要求也越來(lái)越高。傳統(tǒng)的數(shù)字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數(shù)字信號(hào)處理器(Digital Signal Process)。進(jìn)入20世紀(jì)以來(lái),伴隨著半導(dǎo)體技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程門陣列FPGA以其應(yīng)用靈活、集成度高、功能強(qiáng)大、設(shè)計(jì)周期短、開(kāi)發(fā)成本低的特點(diǎn),越來(lái)越多地被應(yīng)用在圖像處理領(lǐng)域。大量實(shí)踐證明,F(xiàn)PGA的并行處理能力與流水線作業(yè)能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統(tǒng)有著廣闊的發(fā)展前景。 本文研究的是一個(gè)在嵌入式視頻監(jiān)控系統(tǒng)下的圖像預(yù)處理子系統(tǒng)。首先實(shí)現(xiàn)了一個(gè)通用可重復(fù)配置的圖像處理算法研究硬件平臺(tái),完成圖像的采集、接收、處理、存儲(chǔ)、輸出等功能。由于FPGA本身具有完全的可重復(fù)配置性,所以該架構(gòu)的硬件平臺(tái)可以很方便的升級(jí)和重復(fù)配置。其次在該平臺(tái)上,本文使用Verilog HDL硬件語(yǔ)言在FPGA芯片上實(shí)現(xiàn)了多種圖像預(yù)處理算法。在實(shí)現(xiàn)過(guò)程中,為了充分發(fā)揮FPGA在并行處理方面的強(qiáng)大功能,本文對(duì)算法做了一定的改進(jìn),使其盡量能使用并行處理的方式來(lái)完成。實(shí)驗(yàn)結(jié)果表明,本圖像預(yù)處理系統(tǒng)能在毫秒級(jí)高速地完成多種圖像算法,完全能夠滿足視頻監(jiān)控系統(tǒng)50幀/秒的輸出要求。 最后根據(jù)視頻監(jiān)控系統(tǒng)在實(shí)際運(yùn)用中出現(xiàn)的噪聲類型多樣化的情況,我們?cè)O(shè)計(jì)了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過(guò)對(duì)處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對(duì)下一幅圖像的噪聲采用更有針對(duì)性的圖像處理方法。
上傳時(shí)間: 2013-05-20
上傳用戶:gundamwzc
本文完成了對(duì)MIPS-CPU的指令集確定,流水線與架構(gòu)設(shè)計(jì),代碼編寫(xiě),并且在x86計(jì)算機(jī)上搭建了稱為gccmips_elf的仿真系統(tǒng),完成了對(duì)MIPS-CPU硬件系統(tǒng)的模擬仿真,最終完成FPGA芯片的下載與實(shí)現(xiàn)。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個(gè)MIPS-CPU的架構(gòu)設(shè)計(jì)與5級(jí)流水線級(jí)數(shù)的確定。制定了整個(gè)CPU的主控制模塊的狀態(tài)轉(zhuǎn)移圖;根據(jù)MIPS-CPU的指令集的模式,完成了對(duì)不同模式下的指令的分析,給出了相應(yīng)的取指,譯碼,產(chǎn)生新的程序存儲(chǔ)器尋址地址,執(zhí)行,數(shù)據(jù)存儲(chǔ)器與寄存器文件回寫(xiě)的控制信號(hào),完成取指令模塊,譯碼模塊,執(zhí)行模塊,數(shù)據(jù)回寫(xiě)等模塊代碼的編寫(xiě),從而完成了流水線模塊的代碼設(shè)計(jì)。 @@ 重點(diǎn)分析了由于流水線設(shè)計(jì)而引入的競(jìng)爭(zhēng)與冒險(xiǎn),分析了在不同流水線階段可能存在的競(jìng)爭(zhēng)與冒險(xiǎn),對(duì)引起競(jìng)爭(zhēng)與冒險(xiǎn)的原因進(jìn)行了確定,并通過(guò)增加一些電路邏輯來(lái)避免競(jìng)爭(zhēng)與冒險(xiǎn)的發(fā)生,完成了競(jìng)爭(zhēng)與冒險(xiǎn)檢測(cè)電路模塊以及數(shù)據(jù)回寫(xiě)前饋電路模塊的代碼編寫(xiě),從而解決了競(jìng)爭(zhēng)與冒險(xiǎn)的問(wèn)題,使設(shè)計(jì)的5級(jí)流水線得以暢順實(shí)現(xiàn)。 @@ 完成了MIPS-CPU的仿真系統(tǒng)平臺(tái)的搭建,該仿真器用來(lái)對(duì)應(yīng)用程序進(jìn)行編譯,鏈接與執(zhí)行,生成相應(yīng)匯編語(yǔ)言程序以及向量文件(16進(jìn)制機(jī)器碼);并且同時(shí)產(chǎn)生相關(guān)的Modelsim仿真,及Quartus II下載驗(yàn)證的文件。本設(shè)計(jì)利用該仿真系統(tǒng)來(lái)評(píng)估設(shè)計(jì)的MIPS-CPU的硬件系統(tǒng),模擬仿真結(jié)果證明本文設(shè)計(jì)的MIPS-CPU可以實(shí)現(xiàn)正常功能。本論文課題的研究成功對(duì)今后從事專用RISC-CPU設(shè)計(jì)的同行提供了有益的參考。 @@ 最終將設(shè)計(jì)的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進(jìn)行了編譯與驗(yàn)證,對(duì)設(shè)計(jì)的MIPS-CPU的資源使用,關(guān)鍵路徑上的時(shí)序,布線情況進(jìn)行了分析,最終完成各個(gè)指標(biāo)的檢查,并且借助Quartus II軟件內(nèi)嵌的Signal Tap軟件進(jìn)行軟硬件聯(lián)合調(diào)試,結(jié)果表明設(shè)計(jì)的MIPS-CPU功能正常,滿足約束,指標(biāo)正確。 @@關(guān)鍵詞 MIPS;流水線;競(jìng)爭(zhēng)與冒險(xiǎn);仿真器;FPGA
上傳時(shí)間: 2013-07-31
上傳用戶:gjzeus
現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-04-24
上傳用戶:戀天使569
當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開(kāi)發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開(kāi)發(fā)周期。 在SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫(xiě)系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開(kāi)發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開(kāi)發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時(shí)間: 2013-06-24
上傳用戶:liuchee
PCB layout description.How to layout signal in mobile phone
上傳時(shí)間: 2013-06-18
上傳用戶:lixinxiang
《HyperLynx Signal Integrity Analysis Student Workbook》對(duì)信號(hào)完整性的定義進(jìn)行了詳細(xì)介紹,同時(shí)介紹了Hyperlynx的用法。
標(biāo)簽: HyperLynxSignalIntegrityAnalysisS tudentWorkbook
上傳時(shí)間: 2013-04-24
上傳用戶:Wwill
近幾年,微波遙感的運(yùn)用越來(lái)越廣泛,并根據(jù)應(yīng)用范圍的不同,對(duì)信號(hào)源的要求也各有不同,尤其是信號(hào)的波形、工作頻率和帶寬等參數(shù),更是對(duì)探測(cè)效果起著關(guān)鍵作用。本文介紹一個(gè)任意波形信號(hào)發(fā)生器系統(tǒng)的
標(biāo)簽: Development Generator Waveform Signal
上傳時(shí)間: 2013-07-20
上傳用戶:王者A
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1