亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

pll-MB

  • PLL電路

    PLL電路

    標(biāo)簽: PLL 電路

    上傳時(shí)間: 2013-08-01

    上傳用戶(hù):eeworm

  • PLL電路-3.8M.zip

    專(zhuān)輯類(lèi)-可編程邏輯器件相關(guān)專(zhuān)輯-96冊(cè)-1.77G PLL電路-3.8M.zip

    標(biāo)簽: PLL 3.8 zip 電路

    上傳時(shí)間: 2013-06-09

    上傳用戶(hù):bcjtao

  • 鎖相環(huán)PLL原理與應(yīng)用.rar

    鎖相環(huán)PLL原理與應(yīng)用教程,講的通俗易懂

    標(biāo)簽: PLL 鎖相環(huán)

    上傳時(shí)間: 2013-07-12

    上傳用戶(hù):lijinchuan

  • pll-MB1504-ASM.rar

    PLL芯片MB1504編程參考(匯編)PLL芯片MB1504編程參考(匯編)PLL芯片MB1504編程參考(匯編)PLL芯片MB1504編程參考(匯編)

    標(biāo)簽: pll-MB 1504 ASM

    上傳時(shí)間: 2013-07-12

    上傳用戶(hù):wyaqy

  • 基于FPGA和PLL的函數(shù)信號(hào)發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)

    基于FPGA和PLL的函數(shù)信號(hào)發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)

    標(biāo)簽: FPGA PLL 函數(shù)信號(hào)發(fā)生器 時(shí)鐘

    上傳時(shí)間: 2013-08-08

    上傳用戶(hù):xzt

  • XS128之鎖相環(huán)PLL

    XS128之鎖相環(huán)PLL

    標(biāo)簽: 128 PLL XS 鎖相環(huán)

    上傳時(shí)間: 2013-12-20

    上傳用戶(hù):ywqaxiwang

  • 使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析

    使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析一)回顧源同步時(shí)序計(jì)算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說(shuō)的飛行時(shí)間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過(guò)仿真結(jié)果的后處理得來(lái)。請(qǐng)看下面圖示:圖一為實(shí)際電路,激勵(lì)源從輸出端,經(jīng)過(guò)互連到達(dá)接收端,傳輸延時(shí)如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對(duì)應(yīng)輸出端的測(cè)試負(fù)載電路,測(cè)試負(fù)載延時(shí)如圖示Rising,F(xiàn)alling。通過(guò)這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值。

    標(biāo)簽: PLL 時(shí)鐘 同步系統(tǒng) 時(shí)序分析

    上傳時(shí)間: 2013-11-05

    上傳用戶(hù):VRMMO

  • Altera可重配置PLL使用手冊(cè)0414-3

    Altera可重配置PLL使用手冊(cè)0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時(shí)間: 2013-11-08

    上傳用戶(hù):秦莞爾w

  • 可重配置PLL使用手冊(cè)

    本文檔主要是以Altera公司的Stratix II系列的FPGA器件為例,介紹了其內(nèi)嵌的增強(qiáng)型可重配置PLL在不同的輸入時(shí)鐘頻率之間的動(dòng)態(tài)適應(yīng),其目的是通過(guò)提供PLL的重配置功能,使得不需要對(duì)FPGA進(jìn)行重新編程就可以通過(guò)軟件手段完成PLL的重新配置,以重新鎖定和正常工作。

    標(biāo)簽: PLL 可重配置 使用手冊(cè)

    上傳時(shí)間: 2013-11-30

    上傳用戶(hù):liuqy

  • Altera可重配置PLL使用手冊(cè)0414-3

    Altera可重配置PLL使用手冊(cè)0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時(shí)間: 2013-10-17

    上傳用戶(hù):zhqzal1014

主站蜘蛛池模板: 红河县| 隆安县| 玉田县| 和平县| 巨野县| 法库县| 土默特左旗| 常熟市| 江源县| 若羌县| 盐亭县| 集贤县| 谢通门县| 米易县| 邯郸县| 乐业县| 义乌市| 乌恰县| 隆林| 新余市| 新蔡县| 汉阴县| 安岳县| 丹凤县| 色达县| 耿马| 佛教| 手游| 德保县| 棋牌| 安徽省| 梓潼县| 曲松县| 娱乐| 高要市| 益阳市| 陇南市| 石景山区| 弥渡县| 乐山市| 琼结县|