這是我大一的時(shí)候做的sin(x)源程序,庫函數(shù)的實(shí)現(xiàn)
上傳時(shí)間: 2014-01-02
上傳用戶:宋桃子
minigui安裝配置(red7.x以上版本)
上傳時(shí)間: 2015-06-22
上傳用戶:GHF
采用X-Lite記錄下來的SIP的會(huì)話過程,其中分為建立連接和取消連接兩個(gè)部分,包含了最基本的會(huì)話協(xié)議內(nèi)容和參數(shù).可以作為一個(gè)入門級(jí)的會(huì)話例子參考.
上傳時(shí)間: 2014-01-10
上傳用戶:wendy15
我們的一個(gè)數(shù)據(jù)結(jié)構(gòu)的課程設(shè)計(jì),計(jì)算一元稀疏距陣的計(jì)算器,即是一元多項(xiàng)式的相加\相減\相乘\求導(dǎo)\求X值\...還有利用彩色文本形式編寫的一個(gè)界面.非常的好看,使用也方便
標(biāo)簽: 數(shù)據(jù)結(jié)構(gòu) 多項(xiàng)式 減 彩色
上傳時(shí)間: 2014-01-16
上傳用戶:yyq123456789
VRMap 2.X 產(chǎn)品系列是北京靈圖軟件技術(shù)有限公司擁有完全自主知識(shí)版權(quán)的核心技術(shù)國際領(lǐng)先的三維地理信息系統(tǒng)平臺(tái)軟件,可以在三維地理信息系統(tǒng)與虛擬現(xiàn)實(shí)領(lǐng)域提供從底層引擎到專業(yè)應(yīng)用的全面解決方案,其海量數(shù)據(jù)處理能力、高級(jí)仿真效果、跨平臺(tái)通信、數(shù)據(jù)庫驅(qū)動(dòng)、二次開發(fā)支持等關(guān)鍵技術(shù)指標(biāo)均全面領(lǐng)先于國內(nèi)外其他同類產(chǎn)品。與國內(nèi)外同類產(chǎn)品相比,VRMap能夠?yàn)檎块T、企業(yè)、專業(yè)領(lǐng)域用戶提供性能更優(yōu)、持有與維護(hù)成本更低、擴(kuò)展性更好的三維地理信息和虛擬現(xiàn)實(shí)應(yīng)用解決方案,是"數(shù)字城市"建設(shè)最佳的基礎(chǔ)軟件平臺(tái)之一
標(biāo)簽: VRMap 產(chǎn)品系列 軟件技術(shù) 核心技術(shù)
上傳時(shí)間: 2015-06-28
上傳用戶:caiiicc
Direct3D中使用網(wǎng)格模型------復(fù)雜的幾何模型通常是由3D建模軟體創(chuàng)建并保存到文件中。例如.x文件就是這樣的一種格式,Microsoft Direct3D使用的網(wǎng)格模型都是載入這些文件中的對象。
標(biāo)簽: Direct3D 網(wǎng)格 模型 幾何模型
上傳時(shí)間: 2015-06-29
上傳用戶:lwwhust
含t h r e a d x,u c o s 的b s p
標(biāo)簽:
上傳時(shí)間: 2015-06-29
上傳用戶:xfbs821
x-load,一個(gè)非常有用的bootloader,用來直接從Nand lflash 啟動(dòng)嵌入式linux kernel
標(biāo)簽: x-load
上傳時(shí)間: 2015-06-29
上傳用戶:cainaifa
暫時(shí)只支持jpeg2000支持的 cdf97 和spline53 可以這樣來測試: x=imread( E:\study\jpeg2000\images\lena.tif ) % see the decomposition coefficients y=wavelift(x, 1, spl53 ) using spline 5/3 wavelet figure subplot(1,2,1) imshow(x) subplot(1,2,2) imshow(mat2gray(y)) % see the reconstruction precision yy=wavelift(x, 5) using cdf 9/7 wavelet ix=wavelift(yy,-5) inverse sum(sum((double(x)-ix).^2))
標(biāo)簽: 2000 imageslena studyjpeg imread
上傳時(shí)間: 2014-01-14
上傳用戶:懶龍1988
-- Booth Multiplier -- This file contains all the entity-architectures for a complete -- k-bit x k-bit Booth multiplier. -- the design makes use of the new shift operators available in the VHDL-93 std -- this design passes the Synplify synthesis check -- download from: www.fpga.com.cn & www.pld.com.cn
標(biāo)簽: entity-architectures Multiplier contains complete
上傳時(shí)間: 2015-07-02
上傳用戶:2467478207
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1