亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

quartusii

quartusii是Altera公司推出的綜合性CPLD/FPGA開(kāi)發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(AlteraHardware支持DescriptionLanguage)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • quartusii詳細(xì)使用指南

    用用

    標(biāo)簽: quartusii 使用指南

    上傳時(shí)間: 2013-10-09

    上傳用戶(hù):1234567890qqq

  • 基于NiosII軟核處理器的步進(jìn)電機(jī)接口設(shè)計(jì)

        NiosII軟核處理器是Altera公司開(kāi)發(fā),基于FPGA操作平臺(tái)使用的一款高速處理器,為了適應(yīng)高速運(yùn)動(dòng)圖像采集,提出了一種基于NiosII軟核處理的步進(jìn)電機(jī)接口設(shè)計(jì),使用verilog HDL語(yǔ)言完成該接口設(shè)計(jì),最后通過(guò)quartusii軟件,給出了實(shí)驗(yàn)仿真結(jié)果。

    標(biāo)簽: NiosII 軟核處理器 步進(jìn)電機(jī) 接口設(shè)計(jì)

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):jiwy

  • altera官網(wǎng)dsp_builder、matlab和quartusii三者版本匹配

    軟件安裝匹配

    標(biāo)簽: dsp_builder quartusii altera matlab

    上傳時(shí)間: 2013-11-23

    上傳用戶(hù):dyctj

  • quartus_11.1_SP2_Crack_Windows

    quartusii SP2破解

    標(biāo)簽: Crack_Windows quartus 11.1 SP

    上傳時(shí)間: 2013-10-26

    上傳用戶(hù):鳳臨西北

  • quartus_11.1_SP2_Crack_Windows

    quartusii SP2破解

    標(biāo)簽: Crack_Windows quartus 11.1 SP

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):qunquan

  • 基于VHDL的QPSK調(diào)制解調(diào)系統(tǒng)設(shè)計(jì)與仿真

    文中詳細(xì)介紹了QPSK技術(shù)的工作原理和QPSK調(diào)制、解調(diào)的系統(tǒng)設(shè)計(jì)方案,并通過(guò)VHDL語(yǔ)言編寫(xiě)調(diào)制解調(diào)程序和quartusii軟件建模對(duì)程序進(jìn)行仿真,通過(guò)引腳鎖定,下載程序到FPGA芯片EP1K30TC144-3中驗(yàn)證。軟件仿真和硬件驗(yàn)證結(jié)果表明了該設(shè)計(jì)的正確性和可行性,由于采用FPGA芯片,減小了硬件設(shè)計(jì)的復(fù)雜性,該設(shè)計(jì)具有便于移植維護(hù)和升級(jí)的特點(diǎn)。

    標(biāo)簽: VHDL QPSK 調(diào)制解調(diào) 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-10-09

    上傳用戶(hù):stewart·

  • 基于Quartus II免費(fèi)IP核的雙端口RAM設(shè)計(jì)實(shí)例

      quartusii中利用免費(fèi)IP核的設(shè)計(jì)   作者:雷達(dá)室   以設(shè)計(jì)雙端口RAM為例說(shuō)明。   Step1:打開(kāi)quartusii,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話(huà)框,點(diǎn)擊Next;

    標(biāo)簽: Quartus RAM IP核 雙端口

    上傳時(shí)間: 2013-10-18

    上傳用戶(hù):909000580

  • quartusii軟件安裝及破解流程

    破解軟件

    標(biāo)簽: quartusii 軟件安裝 破解 流程

    上傳時(shí)間: 2013-11-18

    上傳用戶(hù):xcsx1945

  • quartusii詳細(xì)使用指南

    用用

    標(biāo)簽: quartusii 使用指南

    上傳時(shí)間: 2013-11-09

    上傳用戶(hù):ouyangmark

  • 可編輯程邏輯及IC開(kāi)發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類(lèi)方法:一種是按公司類(lèi)別進(jìn)行分類(lèi),另一種是按功能進(jìn)行劃分。 若按公司類(lèi)別分,大體可分兩類(lèi):一類(lèi)是EDA 專(zhuān)業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類(lèi)是PLD器件廠(chǎng)商為了銷(xiāo)售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠(chǎng)商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類(lèi)。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線(xiàn)→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專(zhuān)業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門(mén)的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠(chǎng)家的軟件進(jìn)行布局和布線(xiàn)。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專(zhuān)業(yè)的邏輯綜合軟件,而不采用廠(chǎng)家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(xiàn)(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門(mén)延時(shí)、線(xiàn)延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專(zhuān)業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專(zhuān)業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類(lèi)軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 quartusii集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶(hù)可以在quartusii軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):1079836864

主站蜘蛛池模板: 汉寿县| 宜兰县| 云安县| 文水县| 铜鼓县| 景宁| 安新县| 志丹县| 桃江县| 舒兰市| 兖州市| 彭山县| 蒙城县| 讷河市| 忻城县| 朝阳县| 邳州市| 阿勒泰市| 九龙城区| 祥云县| 徐州市| 团风县| 宜兰市| 含山县| 中牟县| 波密县| 黄浦区| 怀化市| 沁阳市| 乌鲁木齐县| 秀山| 天峨县| 洛阳市| 望都县| 旬阳县| 绿春县| 吐鲁番市| 伽师县| 进贤县| 炉霍县| 黔西县|