亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

rtL-USB

  • ARM] KEIL rtL-USB FOR LPC2148 的3個USB例子的閱讀筆記_ARM] KEIL rtL-USB FOR LPC2148 的3個USB例子的閱讀筆記_ARM] KEIL RT

    ARM] KEIL rtL-USB FOR LPC2148 的3個USB例子的閱讀筆記_ARM] KEIL rtL-USB FOR LPC2148 的3個USB例子的閱讀筆記_ARM] KEIL rtL-USB FOR LPC2148 的3個USB例子的閱讀筆記_

    標簽: KEIL rtL-USB ARM 2148

    上傳時間: 2017-08-11

    上傳用戶:firstbyte

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    標簽: specification design USB 1.1

    上傳時間: 2014-11-29

    上傳用戶:zgu489

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    標簽: specification design USB 1.1

    上傳時間: 2013-12-24

    上傳用戶:ywqaxiwang

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    標簽: specification design USB 1.1

    上傳時間: 2014-01-26

    上傳用戶:gtzj

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    標簽: specification design USB 1.1

    上傳時間: 2017-01-21

    上傳用戶:daguda

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    標簽: specification design USB 1.1

    上傳時間: 2017-01-21

    上傳用戶:獨孤求源

  • usb rtl code, to fpga or asic

    usb rtl code, to fpga or asic

    標簽: code asic fpga usb

    上傳時間: 2013-12-25

    上傳用戶:

  • USB接口引擎的軟核設計與FPGA兌現.rar

    USB(UniversalSerialBus,通用串行總線)是當今消費電子產品和儀器設備中應用最廣的接口協議之一,然而目前國內的USB芯片只有極少數幾款,產品研究善處于起步階段,絕大部分產品主要由國外的IC設計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發設計USB芯片以替代國外同類產品,將會有很好的市場前景和利潤空間。 本論文課題是針對基于FPGA(FieldProgrammableGateArray,現場可編程門陣列器件)的數字電子產品應用設計一種實際可復用的USB接口引擎軟核。該軟核主要是用于處理USB標準協議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實現完整的USB接口通訊功能。它的功能相當于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優點是結構簡單、靈活性高、復用設計方便。 功能仿真和綜合測試結果顯示本論文所設計的接口引擎軟核符合設計要求,并且軟核的性能和市場上同類產品基本一致。本論文的創新之處在于:1、從可配置性角度出發設計了低速、全速、高速三種可選模式;2、支持最多31個可配置端點;3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級)代碼設計規則,同時也開發了可綜合的驗證測試代碼;4、完全由硬件實現USB通信功能。

    標簽: FPGA USB 接口

    上傳時間: 2013-07-18

    上傳用戶:JasonC

  • 嵌入式USB總線器件端處理器的FPGA實現研究

      本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現結構。并主要研究了USB器件端處理器的RTL級實現及FPGA原型驗證、和ASIC實現研究,包括從模型建立、算法仿真、各個模塊的RTL級設計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設計中。  本文重點對嵌入式USB器件端處理器的FPGA實現作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數據入FPGA開發板,測試模塊讀入測試數據,發送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數據的正確。     

    標簽: FPGA USB 嵌入式 器件

    上傳時間: 2013-07-24

    上傳用戶:1079836864

  • USB子類協議.part2

    USB子類協議.part2

    標簽: part USB 協議

    上傳時間: 2013-05-22

    上傳用戶:eeworm

主站蜘蛛池模板: 合水县| 理塘县| 宁安市| 永定县| 格尔木市| 康定县| 兴海县| 苍山县| 乌鲁木齐县| 泸西县| 宿迁市| 安乡县| 利辛县| 青川县| 阿克陶县| 安阳市| 西乡县| 洪雅县| 永川市| 富平县| 乐山市| 镇平县| 鄂托克旗| 九江县| 荣成市| 内黄县| 常州市| 平顺县| 武山县| 格尔木市| 灵璧县| 临汾市| 南京市| 高密市| 金堂县| 泰宁县| 灵丘县| 英超| 介休市| 微山县| 梅河口市|