03_傳統(tǒng)時(shí)序分析器TAN到基于sdc的Timequest時(shí)序分析器轉(zhuǎn)換
標(biāo)簽: Timequest TAN sdc 時(shí)序
上傳時(shí)間: 2013-10-17
上傳用戶:wweqas
03_傳統(tǒng)時(shí)序分析器TAN到基于sdc的Timequest時(shí)序分析器轉(zhuǎn)換
標(biāo)簽: Timequest TAN sdc 時(shí)序
上傳時(shí)間: 2013-10-09
上傳用戶:非衣2016
數(shù)字音頻廣播中三個(gè)子信道之一的sdc信道的解碼和在pc機(jī)上的功能實(shí)現(xiàn)
標(biāo)簽: sdc 信道 數(shù)字音頻廣播 解碼
上傳時(shí)間: 2014-01-21
上傳用戶:hasan2015
關(guān)于sdc/mmc的詳細(xì)用法,日本網(wǎng)站下載
上傳時(shí)間: 2015-12-01
上傳用戶:ANRAN
this is an open source software for FAT file system over MMC sdc
標(biāo)簽: software source system this
上傳時(shí)間: 2014-01-12
上傳用戶:Pzj
xilinx的sdc文件使用手冊(cè),供vivado開發(fā)人員使用
上傳時(shí)間: 2020-02-11
上傳用戶:蒙奇D小鬼
隨著通訊技術(shù)和電力系統(tǒng)的發(fā)展,對(duì)通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應(yīng)用于中大功率場(chǎng)合的全橋變換器與軟開關(guān)的結(jié)合解決了這一問(wèn)題。因此,對(duì)其進(jìn)行研究設(shè)計(jì)具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關(guān)技術(shù),且根據(jù)移相控制PWM全橋變換器的主電路拓?fù)浣Y(jié)構(gòu),選定適合于本論文的零電壓開關(guān)軟開關(guān)技術(shù)的電路拓?fù)洌?duì)其基本工作原理進(jìn)行闡述,同時(shí)給出ZVS軟開關(guān)的實(shí)現(xiàn)策略。 其次,對(duì)選定的主電路拓?fù)浣Y(jié)構(gòu)進(jìn)行電路設(shè)計(jì),給出主電路中各參量的設(shè)計(jì)及參數(shù)的計(jì)算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數(shù)設(shè)計(jì)、高頻變壓器及諧振電感的參數(shù)設(shè)計(jì)以及輸出整流濾波電路的參數(shù)設(shè)計(jì)。 然后,論述移相控制電路的形成,對(duì)移相控制芯片進(jìn)行選擇,同時(shí)對(duì)移相控制芯片UC3875進(jìn)行詳細(xì)的分析和設(shè)計(jì)。對(duì)主功率管MOSFET的驅(qū)動(dòng)電路進(jìn)行分析和設(shè)計(jì)。 最后,基于理論計(jì)算,對(duì)系統(tǒng)主電路進(jìn)行仿真,研究其各部分設(shè)計(jì)的參數(shù)是否合乎實(shí)際電路。搭建移相控制ZV sdc/DC全橋變換器的實(shí)驗(yàn)平臺(tái),在系統(tǒng)實(shí)驗(yàn)平臺(tái)上做了大量的實(shí)驗(yàn)。 實(shí)驗(yàn)結(jié)果表明,論文所設(shè)計(jì)的DC/DC變換器能很好的實(shí)現(xiàn)軟開關(guān),提高效率,使輸出電壓得到穩(wěn)定控制,最后通過(guò)調(diào)整移相控制電路,可實(shí)現(xiàn)直流輸出的寬范圍調(diào)整,具有很好的工程實(shí)用價(jià)值。
上傳時(shí)間: 2013-08-04
上傳用戶:zklh8989
6.0版的Quartus? II軟件包括了由FPGA供應(yīng)商提供的第一款時(shí)序分析工具TimeQuest時(shí)序分析儀,為業(yè)界標(biāo)準(zhǔn)Synopsys設(shè)計(jì)約束(sdc)時(shí)序格式提供自然、全面的支持。這一最新版本還包括擴(kuò)展的團(tuán)隊(duì)設(shè)計(jì)功能,能夠有效管理高密度設(shè)計(jì)團(tuán)隊(duì)之間的協(xié)作。這些改進(jìn)迎合了當(dāng)今高密度90nm的設(shè)計(jì)要求,同時(shí)為滿足客戶對(duì)更高密度FPGA的需求以及Altera發(fā)展下一代65nm產(chǎn)品系列打下了基礎(chǔ)。
上傳時(shí)間: 2013-05-21
上傳用戶:sz_hjbf
AS-IPC網(wǎng)絡(luò)攝像機(jī)編碼模塊即的網(wǎng)絡(luò)攝像機(jī)模塊,英文名IPCameraModule,簡(jiǎn)稱IPCAM。AS-IPC網(wǎng)絡(luò)攝像機(jī)編碼模塊基于PhilipsPNX15xx/17xx平臺(tái)和RTOS實(shí)時(shí)嵌入式操作系統(tǒng),采用高性能單片sdc實(shí)現(xiàn)集視音頻采集、控制和報(bào)警信號(hào)壓縮傳輸于一體,優(yōu)化的H.264壓縮編碼算法確保了更清晰流暢的視頻傳輸效果。內(nèi)嵌WebServer允許用戶通過(guò)WEB瀏覽器實(shí)現(xiàn)對(duì)前端攝像機(jī)的實(shí)時(shí)監(jiān)看和遠(yuǎn)程控制及聯(lián)動(dòng)。該產(chǎn)品操作簡(jiǎn)便、易于安裝,在很大程度上減少工程布線和施工成本,讓您的CCTV網(wǎng)絡(luò)無(wú)限延伸。
標(biāo)簽: AS-IPC 網(wǎng)絡(luò)攝像機(jī) 編碼 模塊
上傳時(shí)間: 2013-11-14
上傳用戶:LP06
本文主要介紹如何在Vivado設(shè)計(jì)套件中進(jìn)行時(shí)序約束,原文出自Xilinx中文社區(qū)。 Vivado軟件相比于ISE的一大轉(zhuǎn)變就是約束文件,ISE軟件支持的是UCF(User Constraints File),而Vivado軟件轉(zhuǎn)換到了XDC(Xilinx Design Constraints)。XDC主要基于sdc(Synopsys Design Constraints)標(biāo)準(zhǔn),另外集成了Xilinx的一些約束標(biāo)準(zhǔn),可以說(shuō)這一轉(zhuǎn)變是Xilinx向業(yè)界標(biāo)準(zhǔn)的靠攏。Altera從TimeQuest開始就一直使用sdc標(biāo)準(zhǔn),這一改變,相信對(duì)于很多工程師來(lái)說(shuō)是好事,兩個(gè)平臺(tái)之間的轉(zhuǎn)換會(huì)更加容易些。
標(biāo)簽: VIVADO 集成開發(fā)環(huán)境 時(shí)序約束
上傳時(shí)間: 2018-07-13
上傳用戶:yalsim
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1