基于FPGA的SDRAM設(shè)計(jì)
原版的外文書,基于FPGA的SDRAM設(shè)計(jì),相信大家都會(huì)感興趣!...
原版的外文書,基于FPGA的SDRAM設(shè)計(jì),相信大家都會(huì)感興趣!...
針對(duì)主控制板上存儲(chǔ)器(SRAM) 存儲(chǔ)的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動(dòng)態(tài)RAM) 作為主存儲(chǔ)器的LED 顯示系統(tǒng)的研究。在實(shí)驗(yàn)中,使用了現(xiàn)場(chǎng)可編程門陣列( FPGA) 來實(shí)現(xiàn)各模塊的邏輯功能。最終實(shí)現(xiàn)了對(duì)L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256...
SDRAM控制模塊;圖象采集系統(tǒng)說明性穩(wěn)當(dāng);DSP圖象采集系統(tǒng)。SDRAM作為存儲(chǔ)器。...
SDRAM與DDR布線指南...
廠商把產(chǎn)品命名為DDR3-1600,則意味著該廠商將規(guī)定該SDRAM器件的峰值傳輸速率定為1,600MT/s。雖然這些器件確實(shí)能夠達(dá)到所規(guī)定的傳輸速率,但在實(shí)際工作負(fù)載情況下卻不能持續(xù)保持該速率。原因在于行地址沖突、數(shù)據(jù)總線轉(zhuǎn)換損耗、寫恢復(fù)等都會(huì)降低器件的峰值傳輸速率 ...