附件有二個(gè)文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對(duì)照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫(kù) 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫板心得 22 DRC 規(guī)則英文對(duì)照 22 一、Error Reporting 中英文對(duì)照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號(hào)電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations Associated withBuses欄 —總線電氣錯(cuò)誤類型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯(cuò)誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類型 28 dxp2004教程第二部份 路設(shè)計(jì)自動(dòng)化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計(jì)中各種工作交由計(jì)算機(jī)來協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計(jì)工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡(jiǎn)單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個(gè) 32 位產(chǎn)品是第一個(gè)包含 5 個(gè)核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗(yàn)證的混合信號(hào)仿真,又有了 PCB 信號(hào)完整性 分析的板級(jí)仿真,構(gòu)成從電路設(shè)計(jì)到真實(shí)板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對(duì)設(shè)計(jì)過程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過設(shè)計(jì)檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計(jì)及打印這些功能有機(jī)地結(jié)合在一起,提供了一個(gè)集成開發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計(jì)實(shí)驗(yàn)原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫(kù)和 PCB 封裝庫(kù),并且為設(shè)計(jì)新的器件提供了封裝向?qū)С绦颍?jiǎn)化了封裝設(shè)計(jì)過程。 4 、提供了層次原理圖設(shè)計(jì)方法,支持“自上向下”的設(shè)計(jì)思想,使大型電路設(shè)計(jì)的工作組開發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯(cuò)功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計(jì)規(guī)則檢查)工具能幫助設(shè)計(jì)者更快地查出和改正錯(cuò)誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計(jì)文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計(jì)的功能,這好似以前的版本所沒有提供的功能。
上傳時(shí)間: 2013-10-22
上傳用戶:qingzhuhu
目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫(kù) 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫板心得 22 DRC 規(guī)則英文對(duì)照 22 一、Error Reporting 中英文對(duì)照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號(hào)電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations Associated withBuses欄 —總線電氣錯(cuò)誤類型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯(cuò)誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類型 28
上傳時(shí)間: 2014-03-26
上傳用戶:kytqcool
Protel99SE是應(yīng)用于Windows9X/2000/NT操作系統(tǒng)下的EDA設(shè)計(jì)軟件,采用設(shè)計(jì)庫(kù)管理模式,可以進(jìn)行聯(lián)網(wǎng)設(shè)計(jì),具有很強(qiáng)的數(shù)據(jù)交換能力和開放性及3D模擬功能,是一個(gè)32位的設(shè)計(jì)軟件,可以完成電路原理圖設(shè)計(jì),印制電路板設(shè)計(jì)和可編程邏輯器件設(shè)計(jì)等工作,可以設(shè)計(jì)32個(gè)信號(hào)層,16個(gè)電源--地層和16個(gè)機(jī)加工層。 安裝步驟:第一大步:安裝99SE主程序 運(yùn)行目錄中的 Setup.exe 注冊(cè)碼:Y7ZP-5QQG-ZWSF-K858 第二大步:安裝99SE補(bǔ)丁程序 運(yùn)行“第二大步Protel99SP6b補(bǔ)丁”目錄中的 protel99seservicepack6.exe 第三大步:共分5小步。安裝:漢化菜單、漢字模塊、國(guó)標(biāo)元件、國(guó)標(biāo)模版、CAD轉(zhuǎn)換 運(yùn)行“第三大步Protel99漢化”目錄中的 中的各個(gè)目錄中的SETUP.BAT即可,詳見“第三大步Protel99漢化”目錄中的安裝說明。 里面包含Protel99se完美破解版、Protel99se介紹、利用Protel99SE設(shè)計(jì)PCB基礎(chǔ)教程、Protel99se教程 解壓密碼:www.pp51.com
上傳時(shí)間: 2013-10-20
上傳用戶:kytqcool
很多網(wǎng)友渴望自己設(shè)計(jì)電路原理圖(SCH)、電路板(PCB),同時(shí)希望從原始SCH到PCB自動(dòng)布線、再到成品PCB電路板的設(shè)計(jì)周期可以縮短到1天以內(nèi)!是不是不可能呢?當(dāng)然不是,因?yàn)楝F(xiàn)在的EDA軟件已經(jīng)達(dá)到了幾乎無所不能的地步!由于電子很重實(shí)踐,可以說,不曾親自設(shè)計(jì)過PCB電路板的電子工程師,幾乎是不可想象的。 很多電子愛好者都有過學(xué)習(xí)PROTEL的經(jīng)歷,本人也是一樣,摸索的學(xué)習(xí),耐心的體會(huì),充分的體會(huì)什么是成功之母。不希望大家把不必要的時(shí)間浪費(fèi)在學(xué)習(xí)PROTEL的初期操作上,在這里做這個(gè)教程是為了給渴望快速了解和操作PROTEL的初學(xué)者們一個(gè)走捷徑的機(jī)會(huì),教程大家都可以看到,可以省走很多不必要的彎路及快速建立信心,網(wǎng)絡(luò)的魅力之一就在于學(xué)習(xí)的效率很高。由于本人的水平很有限,所以教程做的比較淺,就是教大家:1.畫畫簡(jiǎn)單的原理圖(SCH)2.學(xué)會(huì)創(chuàng)建SCH零件 2.把原理圖轉(zhuǎn)換成電路板(PCB) 3.對(duì)PCB進(jìn)行自動(dòng)布線 4.學(xué)會(huì)創(chuàng)建PCB零件庫(kù) 5.學(xué)會(huì)一些常用的PCB高級(jí)技巧。鑒于此,如果您這方面已經(jīng)是水平很高的專業(yè)人士,無需看此教程。 同時(shí)也愿這些簡(jiǎn)單的圖片教程可以使大家在今后的電子電路設(shè)計(jì)之路上所向披靡。 關(guān)于教程涉及軟件版本:此教程采用的樣板軟件是PROTEL99SE漢化版,99SE是PROTEL家族中目前最穩(wěn)定的版本,功能強(qiáng)大。采用了*.DDB數(shù)據(jù)庫(kù)格式保存文件,所有同一工程相關(guān)的SCH、PCB等文件都可以在同一*.DDB數(shù)據(jù)庫(kù)中并存,非常科學(xué),利于集體開發(fā)和文件的有效管理。還有一個(gè)優(yōu)點(diǎn)就是自動(dòng)布線引擎很強(qiáng)大。在雙面板的前提下,可以在很短的時(shí)間內(nèi)自動(dòng)布通任何的超復(fù)雜線路! 關(guān)于軟件的語言:采用的是主菜單漢化版,有少量的深層對(duì)話框是英文的,重要的細(xì)節(jié)部分都在教程中作了中文注釋,希望大家不要對(duì)少量的英文抱有恐懼的心理,敢于勝利是學(xué)習(xí)的一個(gè)前提。再就是不要太急于求成,有一顆平常心可以避免欲速則不達(dá)的問題。我可以向大家保證,等大家學(xué)會(huì)了自動(dòng)布線,就會(huì)對(duì)設(shè)計(jì)PCB信心百倍。 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作了。
上傳時(shí)間: 2013-11-18
上傳用戶:wpwpwlxwlx
protel 99se 使用技巧以及常見問題解決方法:里面有一些protel 99se 特別技巧,還有我們經(jīng)常遇到的一些問題!如何使一條走線至兩個(gè)不同位置零件的距離相同? 您可先在Design/Rule/High Speed/Matched Net Lengths的規(guī)則中來新增規(guī)則設(shè)定,最后再用Tools/EqualizeNet Lengths 來等長(zhǎng)化即可。 Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi- Z,Power,…..?在HELP中能找到說明嗎?市面有關(guān) SIM?PLD?的書嗎?或貴公司有講義? 你可在零件庫(kù)自制零件時(shí)點(diǎn)選零件Pin腳,并在Electrical Type里,可以自行設(shè)定PIN的 屬性,您可參考臺(tái)科大的Protel sch 99se 里面有介紹關(guān)于SIM的內(nèi)容。 Q03、請(qǐng)問各位業(yè)界前輩,如何能順利讀取pcad8.6版的線路圖,煩請(qǐng)告知 Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式轉(zhuǎn)為P-CAD 2000的檔案格式,才能讓Protel讀取。 Q04、請(qǐng)問我該如何標(biāo)示線徑大小的那個(gè)平方呢 你可以將格點(diǎn)大小設(shè)小,還有將字形大小縮小,再放置數(shù)字的平方位置即可。 Q05、請(qǐng)問我一次如何更改所有組件的字型 您可以點(diǎn)選其中一個(gè)組件字型,再用Global的方法就可以達(dá)成你的要求。
上傳時(shí)間: 2013-10-22
上傳用戶:yd19890720
PRO\E4.0安裝方法 第一步:修改環(huán)境變量. 我的電腦----屬性---高級(jí)---環(huán)境變量---新建---變量名:lang 值:chs (注:下載好的PRO/E有CD1 CD2 CD3 crack4.0) 第二步、許可證生成 在D盤新建一個(gè)文件夾PROE,再在PROE里面新建文件夾,命名為proewildfire,將安裝文件里面的CRACK4.0文件夾復(fù)制到PROE里面,用記事本打開CRACK里面的PTC-LIC-4.0文件,你就找下HOSTID:00-11-D8-BB-5B-62,將00-11-D8-BB-5B-62復(fù)制起來,然后點(diǎn)擊CD1- sutep(如果沒有反應(yīng),找到CD1-dsrc--i486-nt----obj---PTCSETUP安裝),安裝界面會(huì)出現(xiàn)你的主機(jī)ID,把記事本里面的ID全部替換為你的主機(jī)ID(方法:編輯---替換,然后按要求選擇填選,全部替換),保存(記得存在哪。等等有用)。
上傳時(shí)間: 2013-12-31
上傳用戶:whymatalab2
在國(guó)內(nèi)Protel軟件一直大受歡迎,從DOS時(shí)代的Protel3.3(Autotrax 1.61)到現(xiàn)在具有EDA Client/Server (客戶/服務(wù)器)即C/S“框架”體系結(jié)構(gòu)的Protel98,它始終是PCB設(shè)計(jì)和制造領(lǐng)域的大眾化工具軟件,成為電子設(shè)計(jì)工作者們的首選。 在規(guī)范化的設(shè)計(jì)管理中,設(shè)計(jì)文件圖樣必須遵守相應(yīng)的國(guó)家標(biāo)準(zhǔn),如《電子產(chǎn)品圖樣繪制規(guī)則》、《設(shè)計(jì)文件管理制圖》和《印制板制圖》等,而由于Protel軟件都是英文版,因此無法直接打印出符合國(guó)家標(biāo)準(zhǔn)的圖紙,要將圖紙規(guī)范化常用的方式是套打,即先將符合國(guó)家標(biāo)準(zhǔn)的表和漢字等打在紙上,再將該紙放入打印機(jī),用Protel軟件將印制板圖打印其上,形成符合標(biāo)準(zhǔn)的文件,但這種做法效率很低,而且圖形常會(huì)打偏,有時(shí)甚至?xí)蚍矗?jīng)筆者試驗(yàn),找到了一種簡(jiǎn)便的方法,使印制板圖轉(zhuǎn)換為AUTOCAD格式,再在AUTOCAD里一次性打印出符合標(biāo)準(zhǔn)的圖紙。
標(biāo)簽: AUTOCAD PROTEL 文件轉(zhuǎn)換 打印
上傳時(shí)間: 2013-10-12
上傳用戶:Wwill
protel99se 軟件安裝版,帶SP6,漢化工具,挺好用的,本人一直用這個(gè)PROTEL99SE的版本.
上傳時(shí)間: 2013-10-18
上傳用戶:wangjin2945
上圖為protel99se setup安裝圖片。此版本為protel99se軟件,里面包含有漢化工具,可以直接進(jìn)行漢化。內(nèi)含注冊(cè)信息。并可以免費(fèi)下載。 使用序列號(hào):SerialNo:NG9A-JVDN-Z4SK-CTTP
上傳時(shí)間: 2014-03-26
上傳用戶:dancnc
In this paper, we discuss efficient coding and design styles using verilog. This can beimmensely helpful for any digital designer initiating designs. Here, we address different problems rangingfrom RTL-Gate Level simulation mismatch to race conditions in writing behavioral models. All theseproblems are accompanied by an example to have a better idea, and these can be taken care off if thesecoding guidelines are followed. Discussion of all the techniques is beyond the scope of this paper, however,here we try to cover a few of them.
標(biāo)簽: Efficient Verilog Digital Coding
上傳時(shí)間: 2013-11-22
上傳用戶:han_zh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1