亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

top

  • 大功率超高頻寬帶功率放大器技術(shù)手冊(top-H400-1M)

          top-H400-1M超高頻功率放大器是一款超高頻寬帶大功率線性功率放大器,輸出頻率可高達1M,可廣泛運用于水聲、航空航天、超聲波、等離子、醫(yī)療、生物、電磁場、科研等領(lǐng)域。該產(chǎn)品額定功率范圍400W,頻率范圍10kHz至1M。填補了目前該產(chǎn)品在國內(nèi)技術(shù)及市場空白,打破歐美國家的技術(shù)封鎖及市場壟斷。       top-H400-1M超高頻功率放大器具有完善的保護功能,在發(fā)生保險絲熔斷、輸入電源過壓、輸出過流、過溫以及超頻時均能實現(xiàn)自動保護和故障狀態(tài)指示。放大器輸出有6個檔位可調(diào),方便匹配不同阻抗的負載。該系列產(chǎn)品均具備遠程監(jiān)控及操作功能。

    標簽: top-H 400 1M 大功率 功率放大器 超高頻 寬帶 技術(shù)手冊

    上傳時間: 2019-04-11

    上傳用戶:yntoppower

  • top-L1000高壓大功率寬帶放大器產(chǎn)品使用手冊

    top-L1000功率放大器是一款寬頻帶大功率線性功率放大器,廣泛運用于各種水聲技術(shù)領(lǐng)域。top-L1000功率放大器也可以作為一款大功率高頻正弦電源運用于電化學(xué)、無線供電等技術(shù)領(lǐng)域。        top-L1000線性功率放大器-3dB的帶寬為200Hz至150kHz,輸出電壓有效值最高達1200V。其連續(xù)輸出功率為800W,脈沖輸出功率高達1600W。top-L1000具有完善的保護功能,在發(fā)生保險絲熔斷、輸入電源過壓、輸出過流、過溫以及超頻時均能實現(xiàn)自動保護和故障狀態(tài)指示。放大器輸出有8個檔位可調(diào),方便匹配不同阻抗的負載。

    標簽: top-L 1000 大功率 使用手冊 寬帶放大器

    上傳時間: 2019-04-11

    上傳用戶:yntoppower

  • top-DOWN規(guī)范化設(shè)計方法在卡車設(shè)計中的應(yīng)用

    描述top-down在實際生產(chǎn)過程中的應(yīng)用,有一定的參考意義

    標簽: top-DOWN 設(shè)計方法 卡車 中的應(yīng)用

    上傳時間: 2020-12-18

    上傳用戶:

  • 圖像縮放算法的研究與FPGA設(shè)計.rar

    Scaler是平板顯示器件(FPD,F(xiàn)lat Panel Display)中的重要組成部分,它將輸入源圖像信號轉(zhuǎn)換成與顯示屏固定分辨率一致的信號,并控制其顯示在顯示屏上。本文在研究圖像縮放算法和scaler在FPD中工作過程的基礎(chǔ)上,采用自上而下(top-down)的設(shè)計方法,給出了scaler的設(shè)計及FPGA驗證。該scaler支持不同分辨率圖像的縮放,且縮放模式可調(diào),也可以以IP core的形式應(yīng)用于相關(guān)圖像處理芯片中。 圖像縮放內(nèi)核是scaler的核心部分,它是scaler中的主要運算單元,完成圖像縮放的基本功能,它所采用的核心算法以及所使用的結(jié)構(gòu)設(shè)計決定著縮放性能的優(yōu)劣,也是控制芯片成本的關(guān)鍵。因此,本文從縮放內(nèi)核的結(jié)構(gòu)入手,對scaler的總體結(jié)構(gòu)進行了設(shè)計;通過對圖像縮放中常用算法的深入研究提出了一種新的優(yōu)化算法——矩形窗縮放算法,并對其計算進行分析和簡化,降低了計算的復(fù)雜度。FPGA設(shè)計中,采用列縮放與行縮放分開處理的結(jié)構(gòu),使用雙口RAM作為兩次縮放間的數(shù)據(jù)緩沖區(qū)。使用這種結(jié)構(gòu)的優(yōu)勢在于:行列縮放可以同時進行,數(shù)據(jù)處理的可靠性高、速度快:內(nèi)核結(jié)構(gòu)簡單明了,數(shù)據(jù)緩沖區(qū)大小合適,便于設(shè)計。此外,本文還介紹了其他輔助模塊的設(shè)計,包括DVI接口信號處理模塊、縮放參數(shù)計算與控制模塊以及輸出信號檢測與時序濾波模塊。 本設(shè)計使用Verilog HDL對各模塊進行了RTL級描述,并使用Quartus II7.2進行了邏輯仿真,最后使用Altera公司的FPGA芯片來進行驗證。通過邏輯驗證和系統(tǒng)仿真,證明該scaler的設(shè)計達到了預(yù)期的目標。對于不同分辨率的圖像,均可以在顯示屏上得到穩(wěn)定的顯示。

    標簽: FPGA 圖像 法的研究

    上傳時間: 2013-05-30

    上傳用戶:xiaowei314

  • 基于FPGA的藍牙HCIUART控制接口設(shè)計.rar

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍牙主機控制器接口則是實現(xiàn)主機設(shè)備與藍牙模塊之間互操作的控制部件。當(dāng)在使用藍牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實際需要,設(shè)計了一個藍牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計采用top-DOWN設(shè)計方法,整體上分為UART接口和藍牙主機控制器接口兩部分。首先根據(jù)UART和藍牙主機控制器接口的實現(xiàn)原理和設(shè)計指標要求進行系統(tǒng)設(shè)計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進行模塊設(shè)計,設(shè)計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進行功能仿真和時序仿真;最后進行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設(shè)計正確,功能良好,符合設(shè)計要求。

    標簽: HCIUART FPGA 藍牙

    上傳時間: 2013-07-13

    上傳用戶:wfl_yy

  • 無線信道仿真和均衡器的FPGA設(shè)計與實現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運用了top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預(yù)定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.

    標簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-07-11

    上傳用戶:lwwhust

  • 基于FPGA的UART控制器的設(shè)計和實現(xiàn)

    文章介紹了一種在現(xiàn)場可編程門陣列(FPGA)上實現(xiàn)UART 的方法。UART 的波特率可設(shè)置調(diào)整,工作狀態(tài)可讀取。系統(tǒng)結(jié)構(gòu)進行了模塊化分解,使之適應(yīng)自頂向下(top-Down)的設(shè)計方

    標簽: FPGA UART 控制器

    上傳時間: 2013-04-24

    上傳用戶:cjl42111

  • PCI總線接口控制器的FPGA設(shè)計

    本論文采用top-DOWN設(shè)計方法對PCI總線接口控制器的設(shè)計與實現(xiàn)進行了研究,對PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設(shè)計和實現(xiàn)為線索,闡述了PCI總線接口控制器設(shè)計、仿真及綜合、驗證的各個步驟,以及PCI板卡驅(qū)動程序的編寫和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點分析了PCI總線接口控制器的設(shè)計、對PCI總線協(xié)議的分析理解是進行PCI總線接口控制器設(shè)計的前提,而對PCI總線接口控制器的功能分析和結(jié)構(gòu)劃分是設(shè)計的關(guān)鍵.本論文在對PCI總線接口控制器的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對PCI總線接口控制器的整體設(shè)計和子模塊的劃分和實現(xiàn)進行了詳細的分析闡述.通過本論文的研究,完成了PCI總線接口控制器的設(shè)計,并且通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設(shè)計了PCB實驗板進行了測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能.

    標簽: FPGA PCI 總線接口 控制器

    上傳時間: 2013-04-24

    上傳用戶:stvnash

  • 無線信道仿真和均衡器的FPGA設(shè)計與實現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設(shè)計的策略.在硬件描述語言的設(shè)計流程中,信道盲均衡器運用了top-Down的模塊化設(shè)計方法,大大縮短了設(shè)計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結(jié)果表明均衡器所有的性能指標均達到預(yù)定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設(shè)計和實現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計運用有著積極的借鑒意義.

    標簽: FPGA 無線信道 仿真 均衡器

    上傳時間: 2013-05-28

    上傳用戶:huyiming139

  • PCI總線接口的FPGA實現(xiàn)及應(yīng)用

    本論文重點分析了PCI總線接口的設(shè)計.對PCI總線協(xié)議的分析理解是進行PCI總線接口設(shè)計的前提,而對PCI總線接口的功能分析和結(jié)構(gòu)劃分是設(shè)計的關(guān)鍵.本文在理解協(xié)議的基礎(chǔ)上,對PCI總線接口的整體設(shè)計和子模塊的劃分以及Verilog實現(xiàn)進行了詳細的分析和闡述,并編寫測試激勵程序完成功能仿真,最后通過PCB試驗板進行了測試.我們設(shè)計了DMA控制器作為PCI總線接口板的應(yīng)用,對DMA的top層結(jié)構(gòu)和各個子模塊及其與PCI總線的接口等都做了詳細的劃分.論文中FIFO的實現(xiàn)也做了詳細的描述.但由于時間的限制,代碼的編寫和仿真還沒完成.這也是本項目需要進一步完善的地方.

    標簽: FPGA PCI 總線接口

    上傳時間: 2013-06-12

    上傳用戶:lizhizheng88

主站蜘蛛池模板: 中阳县| 遂川县| 陇川县| 芜湖县| 佳木斯市| 岑溪市| 安乡县| 若尔盖县| 东山县| 连南| 积石山| 九江县| 公安县| 斗六市| 逊克县| 景东| 馆陶县| 凭祥市| 鹤壁市| 桐城市| 景谷| 屏东县| 新绛县| 菏泽市| 湘阴县| 彰化县| 会昌县| 姜堰市| 荆门市| 砚山县| 察哈| 屏东县| 小金县| 定州市| 沾益县| 盐亭县| 江都市| 宁波市| 湖州市| 浦县| 称多县|