亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

uIP-DSP

  • DSP的ADC原理

    DSP的ADC原理,對(duì)軟硬件AD采樣精度有幫助

    標(biāo)簽: DSP ADC

    上傳時(shí)間: 2013-06-18

    上傳用戶:二驅(qū)蚊器

  • DSP

    DSP程序員的教程,比較老的教程,大家可以參考下。。

    標(biāo)簽: DSP

    上傳時(shí)間: 2013-05-23

    上傳用戶:wsm555

  • DSP硬件開發(fā)培訓(xùn)

    嵌入式系統(tǒng)的結(jié)構(gòu) ?DSP的發(fā)展歷史和特點(diǎn) ?DSP系統(tǒng)的設(shè)計(jì) ?C6000 DSP的CPU和存儲(chǔ)器 ?DSP的中斷使用 ?DSP的時(shí)鐘 ?信號(hào)線的布置

    標(biāo)簽: DSP 硬件開發(fā)

    上傳時(shí)間: 2013-06-12

    上傳用戶:nanjixehun

  • DSP FFT 源碼

    TI DSP FFT變換 源碼工程 CCS下可以直接打開 運(yùn)行

    標(biāo)簽: DSP FFT 源碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:225588

  • DSP算法大全C語言版本

    包括DSP的基本算法,C語言版本,可供CCS編程參考和使用

    標(biāo)簽: DSP C語言 算法 版本

    上傳時(shí)間: 2013-07-08

    上傳用戶:Avoid98

  • 從硬件和軟件兩方面建立了基于DSP和FPGA的軟件無線電平臺(tái)

    從硬件和軟件兩方面建立了基于DSP和FPGA的軟件無線電平臺(tái)。重點(diǎn)研究了該實(shí)驗(yàn)平臺(tái)多模式\\\\\\\\r\\\\\\\\n數(shù)字調(diào)制解調(diào)的硬件實(shí)現(xiàn)結(jié)構(gòu)、軟件實(shí)現(xiàn)結(jié)構(gòu)和不同模式之間的切換等,充分體現(xiàn)了軟件無線電系統(tǒng)的靈活性、\\\\\\\\r\\\\\\\\n開放性和兼容性等特點(diǎn)。

    標(biāo)簽: FPGA DSP 軟件 硬件

    上傳時(shí)間: 2013-08-06

    上傳用戶:miaochun888

  • architecture using dsp and fpga

    this is an article who describe an architecture using dsp and fpga

    標(biāo)簽: architecture using fpga and

    上傳時(shí)間: 2013-08-06

    上傳用戶:alibabamama

  • 通過EMIF連接fpga與dsp的代碼

    通過EMIF連接fpga與dsp的代碼

    標(biāo)簽: EMIF fpga dsp 連接

    上傳時(shí)間: 2013-08-07

    上傳用戶:a155166

  • 研究實(shí)現(xiàn)MUSIC算法的DSP+FPGA、浮點(diǎn)運(yùn)算與定點(diǎn)運(yùn)算混合的硬件設(shè)計(jì)方案。

    研究實(shí)現(xiàn)MUSIC算法的DSP+FPGA、浮點(diǎn)運(yùn)算與定點(diǎn)運(yùn)算混合的硬件設(shè)計(jì)方案。\\r\\n

    標(biāo)簽: MUSIC FPGA DSP 算法

    上傳時(shí)間: 2013-08-08

    上傳用戶:wsq921779565

  • 基于DSP和FPGA實(shí)時(shí)視頻采集、處理和顯示平臺(tái)

    基于高速數(shù)字信號(hào)處理器(DSP) 和大規(guī)模現(xiàn)場(chǎng)可編程門陣列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的實(shí)時(shí)視頻采集、處理和顯示平臺(tái). 其中的DSP 負(fù)責(zé)圖像處理,其外圍的全部數(shù)字邏輯功能都集成在一片F(xiàn)PGA 內(nèi),包括高速視頻流FIFO、同步時(shí)序產(chǎn)生與控制、接口邏輯轉(zhuǎn)換和對(duì)視頻編/ 解碼器進(jìn)行設(shè)置的I2 C 控制核等. 通過增大FIFO 位寬、提高傳輸帶寬,降低了占用EMIF 總線的時(shí)間 利用數(shù)字延遲鎖相環(huán)邏輯,提高了顯示接口時(shí)序控制精度. 系統(tǒng)軟件由驅(qū)動(dòng)層、管理層和應(yīng)用層組成,使得硬件管理與

    標(biāo)簽: FPGA DSP 實(shí)時(shí)視頻 采集

    上傳時(shí)間: 2013-08-08

    上傳用戶:PresidentHuang

主站蜘蛛池模板: 福鼎市| 黑水县| 天全县| 营山县| 安徽省| 巴彦淖尔市| 屏山县| 呼图壁县| 长汀县| 房产| 清水县| 若羌县| 塘沽区| 临江市| 恩平市| 达拉特旗| 汾西县| 故城县| 海淀区| 威远县| 邵阳市| 宁海县| 汉阴县| 枝江市| 江孜县| 徐州市| 海兴县| 五寨县| 永宁县| 金昌市| 平江县| 于田县| 牡丹江市| 崇仁县| 武夷山市| 佛坪县| 青阳县| 建昌县| 仲巴县| 永宁县| 连南|