亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

usb 報(bào)告描述符工具

  • USB接口引擎的軟核設(shè)計(jì)與FPGA兌現(xiàn).rar

    USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國外的IC設(shè)計(jì)芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發(fā)設(shè)計(jì)USB芯片以替代國外同類產(chǎn)品,將會(huì)有很好的市場(chǎng)前景和利潤(rùn)空間。 本論文課題是針對(duì)基于FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列器件)的數(shù)字電子產(chǎn)品應(yīng)用設(shè)計(jì)一種實(shí)際可復(fù)用的USB接口引擎軟核。該軟核主要是用于處理USB標(biāo)準(zhǔn)協(xié)議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實(shí)現(xiàn)完整的USB接口通訊功能。它的功能相當(dāng)于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優(yōu)點(diǎn)是結(jié)構(gòu)簡(jiǎn)單、靈活性高、復(fù)用設(shè)計(jì)方便。 功能仿真和綜合測(cè)試結(jié)果顯示本論文所設(shè)計(jì)的接口引擎軟核符合設(shè)計(jì)要求,并且軟核的性能和市場(chǎng)上同類產(chǎn)品基本一致。本論文的創(chuàng)新之處在于:1、從可配置性角度出發(fā)設(shè)計(jì)了低速、全速、高速三種可選模式;2、支持最多31個(gè)可配置端點(diǎn);3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級(jí))代碼設(shè)計(jì)規(guī)則,同時(shí)也開發(fā)了可綜合的驗(yàn)證測(cè)試代碼;4、完全由硬件實(shí)現(xiàn)USB通信功能。

    標(biāo)簽: FPGA USB 接口

    上傳時(shí)間: 2013-07-18

    上傳用戶:JasonC

  • CH341中文手冊(cè),數(shù)據(jù)資料 (USB總線的轉(zhuǎn)接芯片)

    CH341中文手冊(cè):CH341 是一個(gè)USB總線的轉(zhuǎn)接芯片,通過USB總線提供異步串口、打印口、并口以及常用的2線和4 線等同步串行接口。在異步串口方式下,CH341提供串口發(fā)送使能、串口接收就緒等交

    標(biāo)簽: 341 USB CH

    上傳時(shí)間: 2013-07-25

    上傳用戶:龍飛艇

  • USB接口驅(qū)動(dòng)程序的設(shè)計(jì)與開發(fā).rar

    USB接口驅(qū)動(dòng)程序的設(shè)計(jì)與開發(fā),USB接口驅(qū)動(dòng)程序的設(shè)計(jì)與開發(fā)

    標(biāo)簽: USB 接口 驅(qū)動(dòng)程序

    上傳時(shí)間: 2013-07-29

    上傳用戶:

  • 簡(jiǎn)易USB接口卡的設(shè)計(jì)和實(shí)現(xiàn)

    本文主要介紹對(duì) CY7C68013 USB 接口芯片的應(yīng)用,以及用CPLD 實(shí)現(xiàn) CY7C68013 USB 接口芯片控制的擴(kuò)展和基本應(yīng)用程序的實(shí)現(xiàn)。

    標(biāo)簽: USB 接口 卡的設(shè)計(jì)

    上傳時(shí)間: 2013-07-07

    上傳用戶:qq521

  • 一種基于SIFT描述子的特征匹配新算法

    為了克服傳統(tǒng)的局部特征匹配算法對(duì)噪聲和圖像灰度非線性變換敏感的不足,提出了基于SIFT(Scale Invariant Feature Transform)描述算子的特征匹配算法。該算法首先

    標(biāo)簽: SIFT 特征匹配 新算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:hphh

  • 用EDA 設(shè)計(jì)LED 漢字滾動(dòng)顯示器原理

    用EDA 設(shè)計(jì)LED 漢字滾動(dòng)顯示器原理 摘要:本文主要討論了使用EDA 工具設(shè)計(jì)漢字滾動(dòng)顯示器的技術(shù)問題。文中首先描述了基于現(xiàn)場(chǎng)可編程門陣列(

    標(biāo)簽: EDA LED 漢字 滾動(dòng)顯示

    上傳時(shí)間: 2013-04-24

    上傳用戶:ommshaggar

  • eSP268 USB 2.0 Camera Bridge Controller

    eSP268 is a USB 2.0 High-speed (HS) and Full-speed (FS) compatible PC cameracontro

    標(biāo)簽: Controller Camera Bridge eSP

    上傳時(shí)間: 2013-06-06

    上傳用戶:ice_qi

  • 基于FPGA的甚短距離高速并行光傳輸系統(tǒng)研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來向更高速率升級(jí)提供了依據(jù).根據(jù)萬兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.

    標(biāo)簽: FPGA 短距離 光傳輸 高速并行

    上傳時(shí)間: 2013-07-14

    上傳用戶:han0097

  • 基于USB的FPGA實(shí)驗(yàn)系統(tǒng)開發(fā)

      USB(UniversalSerialBus,通用串行總線)作為一種新興的計(jì)算機(jī)外設(shè)總線標(biāo)準(zhǔn),由于它有使用方便、真正的熱插拔、高性能和系統(tǒng)造價(jià)低廉等優(yōu)點(diǎn),其迅速得到了大規(guī)模的應(yīng)用。同時(shí),隨著電子技術(shù)的不斷發(fā)展與進(jìn)步,基于EDA技術(shù)的芯片設(shè)計(jì)正在成為電子系統(tǒng)設(shè)計(jì)的主流。  本文首先簡(jiǎn)述了USB協(xié)議;然后給出了基于USB、FPGA和51單片機(jī)通用的數(shù)字信號(hào)處理實(shí)驗(yàn)平臺(tái)方案;接著詳細(xì)討論了串行AD、串行DA與FPGA,存儲(chǔ)器與FPGA,51與FPGA,PDIUSBD12與51等硬件模塊的設(shè)計(jì);并對(duì)相應(yīng)模塊分別進(jìn)行基于VHDL和C51的軟件設(shè)計(jì);最后討論了USB驅(qū)動(dòng)程序和相關(guān)動(dòng)態(tài)連接庫的使用以及應(yīng)用程序的開發(fā)。  該通用的數(shù)字信號(hào)處理實(shí)驗(yàn)平臺(tái)不僅可以進(jìn)行完成AD采集數(shù)據(jù)、DA輸出、USB與PC機(jī)通信實(shí)驗(yàn),也還可以進(jìn)行一些復(fù)雜的數(shù)字信號(hào)處理實(shí)驗(yàn),如濾波和譜分析等。

    標(biāo)簽: FPGA USB 實(shí)驗(yàn) 系統(tǒng)開發(fā)

    上傳時(shí)間: 2013-04-24

    上傳用戶:wweqas

  • 802.3快速以太網(wǎng)MAC層研究及其在FPGA的實(shí)現(xiàn)

    本文主要闡述基于FPGA對(duì)IEEE802.3快速以太網(wǎng)MAC層功能的實(shí)現(xiàn).首先介紹了以太網(wǎng)協(xié)議以及快速以太網(wǎng)接入無源光網(wǎng)EPON的原理,然后重點(diǎn)闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試.先總體介紹了對(duì)整個(gè)MAC系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,再對(duì)各個(gè)模塊的設(shè)計(jì)進(jìn)行了詳細(xì)的描述,接著介紹了開發(fā)環(huán)境和驗(yàn)證工具,之后給出了測(cè)試方案,驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖.最后是對(duì)下一步將設(shè)計(jì)的MAC IP應(yīng)用于EPON的MAC層協(xié)議進(jìn)行了研究分析,通過數(shù)學(xué)推導(dǎo)和實(shí)例給出了MPCP的DBA算法,并討論了在MAC核中添加MPCP協(xié)議的實(shí)現(xiàn)方法.

    標(biāo)簽: 802.3 FPGA MAC 快速以太網(wǎng)

    上傳時(shí)間: 2013-06-10

    上傳用戶:時(shí)代將軍

主站蜘蛛池模板: 响水县| 得荣县| 耿马| 乳源| 益阳市| 宁城县| 九寨沟县| 深圳市| 综艺| 清水县| 德兴市| 西青区| 宜丰县| 白朗县| 苍南县| 孝昌县| 桦甸市| 新丰县| 佳木斯市| 敖汉旗| 昆山市| 陇川县| 宝鸡市| 道孚县| 武强县| 专栏| 定兴县| 河曲县| 长乐市| 义乌市| 论坛| 文成县| 玛纳斯县| 米林县| 阿瓦提县| 神池县| 砀山县| 保定市| 龙江县| 葫芦岛市| 潼南县|