數(shù)字調(diào)制解調(diào)技術(shù)的MATLAB與FPGA實(shí)現(xiàn).zip杜勇的書,光盤里面的m程序 fpga程序
標(biāo)簽: 數(shù)字調(diào)制解調(diào) matlab fpga
上傳時間: 2022-05-18
上傳用戶:
數(shù)字濾波器的MATLAB與FPGA實(shí)現(xiàn) 第2版
標(biāo)簽: 數(shù)字濾波器 matlab fpga
上傳時間: 2022-06-01
上傳用戶:
數(shù)字濾波器的MATLAB與FPGA實(shí)現(xiàn)——Altera/Verilog版》以Altera公司的FPGA器件為開發(fā)平臺,采用MATLAB及Verilog HDL語言為開發(fā)工具,詳細(xì)闡述數(shù)字濾波器的FPGA實(shí)現(xiàn)原理、結(jié)構(gòu)、方法以及仿真測試過程,并通過大量工程實(shí)例分析FPGA實(shí)現(xiàn)過程中的具體技術(shù)細(xì)節(jié)。主要包括FIR濾波器、IIR濾波器、多速率濾波器、自適應(yīng)濾波器、變換域?yàn)V波器、解調(diào)系統(tǒng)濾波器設(shè)計(jì)等內(nèi)容。本書思路清晰、語言流暢、分析透徹,在簡明闡述設(shè)計(jì)原理的基礎(chǔ)上,主要追求對工程實(shí)踐的指導(dǎo)性,力求使讀者在較短的時間內(nèi)掌握數(shù)字濾波器的FPGA設(shè)計(jì)知識和技能。第1章 數(shù)字濾波器及FPGA概述第2章 設(shè)計(jì)語言及環(huán)境介紹第3章 FPGA實(shí)現(xiàn)數(shù)字信號處理基礎(chǔ)第4章 FIR濾波器的FPGA設(shè)計(jì)與實(shí)現(xiàn)第5章 IIR濾波器的MATLAB與FPGA實(shí)現(xiàn)第6章 多速率濾波器的FPGA實(shí)現(xiàn)第7章 自適應(yīng)濾波器的FPGA實(shí)現(xiàn)第8章 變換域?yàn)V波器的FPGA實(shí)現(xiàn)第9章 解調(diào)系統(tǒng)濾波器的FPGA實(shí)現(xiàn)
標(biāo)簽: 數(shù)字濾波器 matlab fpga
上傳時間: 2022-06-14
上傳用戶:
FPGA的LVDS介紹和xilinx原語的使用方法中文說明
上傳時間: 2022-07-11
上傳用戶:
本書以FPGA/CPLD設(shè)計(jì)流程為主線,闡述了如何合理地利用ISE設(shè)計(jì)平臺集成的各種設(shè)計(jì)工具,高效地完成FPGA/CPLD的設(shè)計(jì)方法與技巧。全書在介紹FPGA/CPLD概念和設(shè)計(jì)流程的基礎(chǔ)上,依次論述了工程管理與設(shè)計(jì)輸入、仿真、綜合、約束、實(shí)現(xiàn)與布局布線、配置調(diào)試等主要設(shè)計(jì)步驟在ISE集成環(huán)境中的實(shí)現(xiàn)方法與技巧。 本書立足于工程實(shí)踐,結(jié)合作者多年工作經(jīng)驗(yàn),選用大量典型實(shí)例,并配有一定數(shù)量的練習(xí)題。本書配套光盤收錄了所有實(shí)例的完整工程目錄、源代碼、詳細(xì)操作步驟和使用說明,利于讀者邊學(xué)邊練,提高實(shí)際應(yīng)用能力。 本書可作為高等院校通信工程、電子工程、計(jì)算機(jī)、微電子與半導(dǎo)體學(xué)等專業(yè)的教材,也可作為硬件工程師和IC工程師的實(shí)用工具書。
標(biāo)簽: Xilinx-ISE FPGA CPLD 71.7
上傳時間: 2013-06-24
上傳用戶:gut1234567
矢量控制作為一種先進(jìn)的控制策略,是在電機(jī)統(tǒng)一理論、機(jī)電能量轉(zhuǎn)換和坐標(biāo)變換理論的基礎(chǔ)上發(fā)展起來的,具有先進(jìn)性、新穎性和實(shí)用性的特點(diǎn)。它是以交流電動機(jī)的雙軸理論為依據(jù),將定子電流矢量分解為按轉(zhuǎn)子磁場定向的兩個直流分量:一個分量與轉(zhuǎn)子磁鏈?zhǔn)噶恐睾希Q為勵磁電流分量;另一個分量與轉(zhuǎn)子磁鏈?zhǔn)噶看怪保Q為轉(zhuǎn)矩電流分量。通過控制定子電流矢量在旋轉(zhuǎn)坐標(biāo)系的位置及大小,即可控制勵磁電流分量和轉(zhuǎn)矩電流分量的大小,實(shí)現(xiàn)像直流電動機(jī)那樣對磁場和轉(zhuǎn)矩的解耦控制。本文研究的是以TMS320LF2407ADSP和FPGA為控制核心的矢量控制變頻調(diào)速系統(tǒng)。 分析了脈寬調(diào)制和矢量控制的原理與實(shí)現(xiàn)方法,從而建立了異步電動機(jī)的數(shù)學(xué)模型。對于矢量控制,分析了矢量控制的基本原理和控制算法,推導(dǎo)了三相坐標(biāo)系、兩相靜止與旋轉(zhuǎn)坐標(biāo)系下的電機(jī)基本方程和矢量控制基本公式。同時在進(jìn)行相應(yīng)的坐標(biāo)變換以后,得到了間接磁場定向型變頻調(diào)速系統(tǒng)的矢量控制圖,并結(jié)合TMS320LF2407ADSP完成了具體的實(shí)現(xiàn)方法,根據(jù)矢量控制的基本原理,設(shè)計(jì)了一種基于DSP和FPGA的SVPWM冗余系統(tǒng)。 在硬件方面,以TMS320LF2407ADSP和EP1C12Q240FPGA為控制器,兩者之間通過雙口RAMIDT7130完成數(shù)據(jù)的交換,并能在一方失控時另一方立即產(chǎn)生SVPWM波形。同時完成無線遙控、速度給定、數(shù)據(jù)顯示以及電流、速度檢測和保護(hù)等功能,也對變頻調(diào)速系統(tǒng)的主電路、電源電路、FPGA配置電路、無線遙控電路、LCD顯示電路、保護(hù)電路、電流和轉(zhuǎn)速檢測電路作了簡單的介紹。在軟件方面,給出了基于DSP的矢量控制系統(tǒng)軟件流程圖,并用C語言進(jìn)行了編程。用硬件描述語言Verilog對FPGA進(jìn)行了編程,并給出了相關(guān)的仿真波形。MATLAB仿真結(jié)果表明,本文研究的調(diào)速系統(tǒng)的矢量控制算法是成功的,并實(shí)現(xiàn)了對電機(jī)的高性能控制。
上傳時間: 2013-07-09
上傳用戶:jogger_ding
隨著信息技術(shù)的飛速發(fā)展,數(shù)據(jù)吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數(shù)據(jù)的傳輸,而原有的并行數(shù)據(jù)傳輸總線結(jié)構(gòu)上存在自身無法克服的缺陷,在高頻環(huán)境下容易串?dāng)_,而增大誤碼率。SATA串行總線技術(shù)應(yīng)運(yùn)而生。作為一種新型的總線接口,它提供了高達(dá)3.0Gbps的數(shù)據(jù)傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數(shù)據(jù)傳輸方式,有良好的抗干擾性能,有更強(qiáng)的達(dá)到32位的循環(huán)冗余校驗(yàn),并且提供了良好的物理接口特性,支持熱拔插,代表著計(jì)算機(jī)總線接口技術(shù)的發(fā)展方向。FPGA作為一種低功耗的半導(dǎo)體器件,在高頻工作環(huán)境中有優(yōu)良的性能,將處理器與低功耗FPGA結(jié)合起來使用是數(shù)據(jù)存儲應(yīng)用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內(nèi)部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發(fā)器,能夠以6.25-622Mb/s的速度傳送數(shù)據(jù),并且支持包括SATA協(xié)議在內(nèi)的多種串行通信協(xié)議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術(shù)的接口協(xié)議,在此基礎(chǔ)提出滿足協(xié)議需求和適合FPGA設(shè)計(jì)的設(shè)計(jì)方案,并給出總體設(shè)計(jì)框圖,依照FPGA的設(shè)計(jì)方法,采用Xilinx公司的Virtex-4設(shè)計(jì)了一個符合SATA1.0接口協(xié)議的嵌入式存儲裝置,實(shí)現(xiàn)數(shù)據(jù)的存儲,仿真運(yùn)行結(jié)果正常。
標(biāo)簽: SerialATA FPGA 嵌入式系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
現(xiàn)實(shí)生活中的語音不可避免的要受到周圍環(huán)境的影響,背景噪聲例如機(jī)械噪聲、街頭音樂噪音,其他說話者的話音等均會嚴(yán)重地影響語音信號的質(zhì)量:此外傳輸系統(tǒng)本身也會產(chǎn)生各種噪聲,因此接收端的信號為帶噪語音信號。混疊在語音信號中的噪聲按類別可分為環(huán)境噪聲等的加法性噪聲及電器線路干擾等的乘法性噪聲;按性質(zhì)可分為平穩(wěn)噪聲和非平穩(wěn)噪聲。 語音增強(qiáng)的根本目的就是凈化語音質(zhì)量。把不需要的噪音減低到最小程度。但是由于噪音的復(fù)雜性,很難歸納出一個統(tǒng)一的特征,因此不可能尋求一種算法完全適應(yīng)于所有的噪音消除,因此語音增強(qiáng)是一個復(fù)雜的工程。 有關(guān)抗噪聲技術(shù)的研究以及實(shí)際環(huán)境下的語音信號處理系統(tǒng)的開發(fā),在國內(nèi)外已經(jīng)成為語音信號處理非常重要的研究課題,已經(jīng)作了大量的研究工作,取得了豐富的研究成果。本文僅對加性噪聲下的語音增強(qiáng)技術(shù)做了較為仔細(xì)的討論,我們先給出語音信號處理的基本理論,它是語音增強(qiáng)算法研究和實(shí)現(xiàn)的理論基礎(chǔ),在此基礎(chǔ)總結(jié)了自適應(yīng)信號處理技術(shù)的特點(diǎn)以及在語音增強(qiáng)方面的應(yīng)用。選取工程領(lǐng)域最常用的自適應(yīng)LMS濾波算法和RLS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應(yīng)濾波器的輸出信號與主通道噪聲信號的等效關(guān)系,得到濾波器最佳自適應(yīng)參數(shù)的方法,并分析了在平穩(wěn)和非平穩(wěn)噪聲環(huán)境下,L M S濾波器族和R L S濾波器在不同噪音輸入下的權(quán)系數(shù)收斂速度、權(quán)系數(shù)穩(wěn)定性、跟蹤輸入信號的能力和信噪比的改善等特性。 研究了MATLAB語言程序設(shè)計(jì)和使用MALTLAB對語音算法進(jìn)行仿真、并輸入了多種實(shí)際環(huán)境下的噪音進(jìn)行濾波仿真并對仿真的結(jié)果進(jìn)行比較和分析。總結(jié)出了LMS、NLMS、SIGN-ERROR-LMS、RLS自適應(yīng)濾波器在語音濾波方面的特點(diǎn) 和應(yīng)用情況。 最后在MATLAB仿真的基礎(chǔ)上,利用Altera公司的Cyclone2系列FPGA芯片和多種EDA工具,完成了L M S自適應(yīng)濾波器的FPGA設(shè)計(jì)。 關(guān)鍵詞:語音增強(qiáng),背景噪音,自適應(yīng)濾波器,LMS,RLS,F(xiàn)PGA
標(biāo)簽: FPGA 語音增強(qiáng) 算法研究
上傳時間: 2013-04-24
上傳用戶:lijianyu172
隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過多年的發(fā)展,國際電工委員會(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國外公司壟斷,因此開發(fā)具有自主知識產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個MVBC主要劃分為:編碼模塊、譯碼模塊、冗余控制模塊、報文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個開發(fā)流程中,使用Xilinx的ISE集成開發(fā)環(huán)境。使用Verilog HDL硬件描述語言對上述各個模塊進(jìn)行RTL級描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對各個模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場可編程門陣列
上傳時間: 2013-07-18
上傳用戶:wxhwjf
隨著無線通信技術(shù)的不斷發(fā)展和社會需求的日益增長,對通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來越大。現(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術(shù)成為無線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對功率放大器的線性化技術(shù)進(jìn)行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應(yīng)產(chǎn)生原理和常見的各種線性化技術(shù),重點(diǎn)研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實(shí)用的預(yù)失真實(shí)現(xiàn)方法--查表法和多項(xiàng)式法,在此基礎(chǔ)上重點(diǎn)研究了基于QRD_RLS自適應(yīng)算法的記憶多項(xiàng)式法預(yù)失真技術(shù),對該算法進(jìn)行了Matlab仿真分析,為后面的FPGA實(shí)現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實(shí)現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實(shí)現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細(xì)闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實(shí)現(xiàn),從而在FPGA上實(shí)現(xiàn)了數(shù)字預(yù)失真。 在軟件無線電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項(xiàng)式法的數(shù)字預(yù)失真的FPGA設(shè)計(jì),并且在硬件平臺上檢驗(yàn)了預(yù)失真效果。
標(biāo)簽: FPGA 射頻功放 數(shù)字預(yù)失真
上傳時間: 2013-04-24
上傳用戶:84425894
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1