亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx-ISE

  • xilinx k7 gtx實現hdmi接口

    Xilinx官網設計指導,gtx口實現hdmi的輸入輸出,需要hdmi ip

    標簽: xilinx hdmi 接口

    上傳時間: 2021-12-21

    上傳用戶:

  • Xilinx FPGA Virtex-7 全系列(AD集成封裝庫) IntLib后綴文件 PCB封裝

    Xilinx FPGA Virtex-7 全系列(AD集成封裝庫),IntLib后綴文件,PCB封裝帶3D視圖,拆分后文件為PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫,集成封裝型號列表:Library Component Count : 157Name                Description----------------------------------------------------------------------------------------------------XC7V2000T-1FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commerical Grade, Pb-FreeXC7V2000T-1FHG1761I Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-1FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V2000T-1FLG1925I Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-2FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2, Commerical Grade, Pb-FreeXC7V2000T-2FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V2000T-2GFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2GFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2LFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V2000T-2LFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V585T-1FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1157I  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-1FFG1761C  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1761I  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-2FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V

    標簽: xilinx fpga virtex-7 封裝

    上傳時間: 2021-12-22

    上傳用戶:aben

  • Xilinx FPGA Artix-7 全系列(AD集成封裝庫) IntLib后綴文件 PCB封裝帶

    Xilinx FPGA Artix-7 全系列(AD集成封裝庫),IntLib后綴文件,PCB封裝帶3D視圖,拆分后文件為PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫,集成封裝型號列表:Library Component Count : 48Name                Description----------------------------------------------------------------------------------------------------XC7A100T-1CSG324C   Artix-7 FPGA, 210 User I/Os, 0 GTP, 324-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7A100T-1CSG324I   Artix-7 FPGA, 210 User I/Os, 0 GTP, 324-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7A100T-1FGG484C   Artix-7 FPGA, 285 User I/Os, 4 GTP, 484-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7A100T-1FGG484I   Artix-7 FPGA, 285 User I/Os, 4 GTP, 484-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7A100T-1FGG676C   Artix-7 FPGA, 300 User I/Os, 8 GTP, 676-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7A100T-1FGG676I   Artix-7 FPGA, 300 User I/Os, 8 GTP, 676-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7A100T-1FTG256C   Artix-7 FPGA, 170 User I/Os, 0 GTP, 256-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7A100T-1FTG256I   Artix-7 FPGA, 170 User I/Os, 0 GTP, 256-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7A100T-2CSG324C   Artix-7 FPGA, 210 User I/Os, 0 GTP, 324-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7A100T-2CSG324I   Artix-7 FPGA, 210 User I/Os, 0 GTP, 324-Ball BGA, Speed Grade 2, Industrial Grade, Pb-FreeXC7A100T-2FGG484C   Artix-7 FPGA, 285 User I/Os, 4 GTP, 484-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7A100T-2FGG484I   Artix-7 FPGA, 285 User I/Os, 4 GTP, 484-Ball BGA, Speed Grade 2, Industrial Grade, Pb-FreeXC7A100T-2FGG676C   Artix-7 FPGA, 300 User I/Os, 8 GTP, 676-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7A100T-2FGG676I   Artix-7 FPGA, 300 User I/Os, 8 GTP, 676-Ball BGA, Speed Grade 2, Industrial Grade, Pb-FreeXC7A100T-2FTG256C   Artix-7 FPGA, 170 User I/Os, 0 GTP, 256-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7A100T-2FTG256I   Artix-7 FPGA, 170 User I/Os, 0 GTP, 2

    標簽: xilinx fpga

    上傳時間: 2021-12-22

    上傳用戶:

  • Xilinx電源功耗評估手冊

    Xilinx電源功耗評估手冊用于動態評估FPGA功耗的文檔

    標簽: xilinx 電源

    上傳時間: 2022-02-19

    上傳用戶:

  • Xilinx FPGA設計權威指南 Vivado 2014集成開發環境 第3部分

    Xilinx FPGA設計權威指南第3部分本資源較大,分為三個分別,全部下載完即可解壓打開:part1:https://dl.21ic.com/download/fpga-441445.html part2:https://dl.21ic.com/download/fpga-441446.html part3:https://dl.21ic.com/download/fpga-441447.html 

    標簽: xilinx fpga

    上傳時間: 2022-03-21

    上傳用戶:

  • Xilinx FPGA設計權威指南 Vivado 2014集成開發環境 第2部分

    Xilinx FPGA設計權威指南第2部分本資源較大,分為三個分別,全部下載完即可解壓打開:part1:https://dl.21ic.com/download/fpga-441445.html part2:https://dl.21ic.com/download/fpga-441446.html part3:https://dl.21ic.com/download/fpga-441447.html 

    標簽: xilinx fpga

    上傳時間: 2022-03-21

    上傳用戶:

  • Xilinx FPGA設計權威指南 Vivado 2014集成開發環境 第1部分

    Xilinx FPGA設計權威指南-何賓本資源較大,分為三個分別,全部下載完即可解壓打開:part1:https://dl.21ic.com/download/fpga-441445.html part2:https://dl.21ic.com/download/fpga-441446.html part3:https://dl.21ic.com/download/fpga-441447.html 

    標簽: xilinx fpga

    上傳時間: 2022-03-21

    上傳用戶:

  • Xilinx公司 FPGA開發實用教程 -800頁

    Xilinx公司 FPGA開發實用教程 -800頁第1章 FPGA開發簡介 更多.. 本章主要介紹FPGA的起源、發展歷史、芯片結構、工作原理、開發流程以及Xilinx公司的主要可編程芯片,為讀 者提供FPGA系統設計的基礎知識。 第1節 可編程邏輯器件基礎 第3節 基于FPGA的開發流程 第2節 FPGA芯片結構 第4節 Xilinx公司器件簡介 第2章 Verilog HDL語言基礎 更多.. 本章主要介紹Verilog語言的基本語法和典型的應用實例,關于VHDL和System C的使用可參考相關文獻,限于篇 幅,本書不對它們展開分析。 第1節 Verilog HDL語言簡介 第3節 VerilogHDL語言的數據類型... 第5節 Verilog代碼書寫規范 第6節 Verilog常用程序示例2 第2節 Verilog HDL基本程序結構 第4節 Verilog HDL語言的描述

    標簽: fpga

    上傳時間: 2022-03-25

    上傳用戶:20125101110

  • XILINX大學合作教材-Verilog+HDL程序設計與實踐

    XILINX大學合作教材-Verilog+HDL程序設計與實踐

    標簽: xilinx Verilog HDL

    上傳時間: 2022-03-28

    上傳用戶:

  • FPGA開發全攻略(下冊)

    FPGA開發全攻略(下冊) 如何克服 FPGA I/O 引腳分配挑戰 作者:Brian Jackson  產品營銷經理Xilinx, Inc.  brian.jackson@xilinx.com 對于需要在 PCB 板上使用大規模 FPGA 器件的設計人員來說,I/O 引腳分配是必須面對的眾多挑戰之一。  由于眾多原因,許多設計人員發表為大型 FPGA 器件和高級 BGA 封裝確定 I/O 引腳配置或布局方案越來越困難。  但是組合運用多種智能 I/O 規劃工具,能夠使引腳分配過程變得更輕松。  在 PCB 上定義 FPGA 器件的 I/O 引腳布局是一項艱巨的設計挑戰,即可能幫助設計快速完成,也有可能造 成設計失敗。 在此過程中必須平衡 FPGA 和 PCB 兩方面的要求,同時還要并行完成兩者的設計。 如果僅僅針 對 PCB 或 FPGA 進行引腳布局優化,那么可能在另一方面引起設計問題。  為了解引腳分配所引起的后果,需要以可視化形式顯示出 PCB 布局和 FPGA 物理器件引腳,以及內部 FPGA I/O 點和相關資源。 不幸的是,到今天為止還沒有單個工具或方法能夠同時滿足所有這些協同設計需求。  然而,可以結合不同的技術和策略來優化引腳規劃流程并積極采用 Xilinx? PinAhead 技術等新協同設計工 具來發展出一套有效的引腳分配和布局方法。 賽靈思公司在 ISE? 軟件設計套件 10.1 版中包含了 PinAhead。  賽靈思公司開發了一種規則驅動的方法。首先根據 PCB 和 FPGA 設計要求定義一套初始引腳布局,這樣利 用與最終版本非常接近的引腳布局設計小組就可以盡可能早地開始各自的設計流程。 如果在設計流程的后期由 于 PCB 布線或內部 FPGA 性能問題而需要進行調整,在采用這一方法晨這些問題通常也已經局部化了,只需要 在 PCB 或 FPGA 設計中進行很小的設計修改。

    標簽: FPGA開發全攻略

    上傳時間: 2022-03-28

    上傳用戶:默默

主站蜘蛛池模板: 余干县| 都匀市| 高台县| 大名县| 尚义县| 刚察县| 应用必备| 安义县| 甘泉县| 玉屏| 石狮市| 革吉县| 秀山| 漠河县| 陇西县| 电白县| 曲沃县| 上饶县| 桓台县| 西峡县| 舟曲县| 青阳县| 梁平县| 三穗县| 卢龙县| 南开区| 嘉义县| 山西省| 新安县| 平山县| 化隆| 祁阳县| 土默特左旗| 保靖县| 深州市| 永德县| 琼中| 德州市| 睢宁县| 庄浪县| 丰镇市|