由于更高的集成度、更快的處理器運(yùn)行速度以及更小的特征尺寸,內(nèi)核及I/O電壓的負(fù)載點(diǎn)(POL)處理器電源設(shè)計(jì)變得越來(lái)越具挑戰(zhàn)性。處理器技術(shù)的發(fā)展必須要和POL電源設(shè)計(jì)技術(shù)相匹配。對(duì)當(dāng)今的高性能處理器而言,5年或10年以前使用的電源管理解決方案可能已不再行之有效。因此,當(dāng)為德州儀器(TI)的DaVinci數(shù)字信號(hào)處理器(DSP)進(jìn)行POL電源解決方案設(shè)計(jì)時(shí),充分了解基本電源技術(shù)可以幫助克服許多設(shè)計(jì)困難。本文以一個(gè)基于TI電源管理產(chǎn)品的電源管理參考設(shè)計(jì)為例,討論一系列適用于DaVinci處理器的電源去耦、浪涌電流、穩(wěn)壓精度和排序技術(shù)。
標(biāo)簽:
集成
處理器
運(yùn)行速度
特征
上傳時(shí)間:
2014-01-06
上傳用戶:363186