基于VHDL的數字頻率計的設計(非常的實用
資源簡介:EDA基于VHDL語言的數字頻率計的設計及其仿真
上傳時間: 2017-05-10
上傳用戶:CSUSheep
資源簡介:基于VHDL的數字頻率計的設計(非常的實用
上傳時間: 2013-06-06
上傳用戶:我們的船長
資源簡介:用VHDL語言設計的頻率計,經過驗證,沒有問題
上傳時間: 2013-12-08
上傳用戶:15736969615
資源簡介:使用vriloge硬件描述語言設計數字頻率計,其對于高頻測量精確,可測范圍0—99999999HZ,在MAX+PLUSII中運行通過并在實驗箱上運行通過達到要求
上傳時間: 2016-08-29
上傳用戶:無聊來刷下
資源簡介:基于VHDL的簡易數字頻率計,具體功能不清楚請大家驗證!
上傳時間: 2014-11-30
上傳用戶:6546544
資源簡介:介紹了基于VHDL開發的數字頻率計 從方案到結果
上傳時間: 2014-01-26
上傳用戶:xmsmh
資源簡介:單片機C語言簡易數字頻率計課程設計
上傳時間: 2014-12-25
上傳用戶:q986086481
資源簡介:0023、基于51單片機的數字頻率計設計論文資料
上傳時間: 2014-04-09
上傳用戶:xuanchangri
資源簡介:該文檔為基于VHDL語言的數字時鐘設計說明書簡介資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-10-20
上傳用戶:
資源簡介:該文檔為基于51單片機的數字頻率計的設計講解資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-11-02
上傳用戶:
資源簡介:該文檔為基于51單片機的數字頻率計的設計簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-30
上傳用戶:canderile
資源簡介:基于89c51單片機的數字頻率計,匯編語言,本人課程設計題目,完全原創,可以實現哦!
上傳時間: 2014-12-04
上傳用戶:yxgi5
資源簡介:基于51單片機的數字頻率計,里面有源代碼與proteus仿真模型,可以作為學習參考之用^_^
上傳時間: 2013-07-03
上傳用戶:akk13
資源簡介:基于51單片機的數字頻率計資料
上傳時間: 2014-12-24
上傳用戶:cylnpy
資源簡介:VHDL語言寫的頻率計的程序,內帶完整的技術報告
上傳時間: 2015-07-13
上傳用戶:天涯
資源簡介:課程設計-數字頻率計 能夠很好實現頻率計功能
上傳時間: 2013-12-15
上傳用戶:電子世界
資源簡介:本書詳細介紹了VHDL語言設計數字邏輯電路和數字系統的過程和方法,并對設計中各種相關技術做了詳細的介紹,出此之外,本書提供了豐富的 實例,條理清晰,通俗易懂。
上傳時間: 2016-06-28
上傳用戶:頂得柱
資源簡介:頻率計介紹了用VHDL語言編寫的頻率計的程序,詳細編寫了如何測頻,如何計數頻率。
上傳時間: 2014-11-29
上傳用戶:cazjing
資源簡介:用Verilog HDL / VHDL實現的數字頻率計(完整實驗報告)
上傳時間: 2014-01-22
上傳用戶:dapangxie
資源簡介:I2C總線協議 基于VHDL語言設計 需要可直接下載
上傳時間: 2017-03-28
上傳用戶:yuchunhai1990
資源簡介:一種實現計算機接口rs232與FPGA通信的基于VHDL語言設計的一段非常簡潔的程序
上傳時間: 2014-01-09
上傳用戶:cazjing
資源簡介:設計數字頻率計的程序及實驗報告,可直接仿照本程序進行設計
上傳時間: 2014-01-17
上傳用戶:zhouchang199
資源簡介:基于51單片機的數字頻率計的設計,數字頻率計廣泛應用于日常實驗。
上傳時間: 2022-04-01
上傳用戶:
資源簡介:本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。
上傳時間: 2013-06-16
上傳用戶:zfh920401
資源簡介:單片機應用技術選編10 目錄 第一章 專題論述1.1 嵌入式系統的技術發展和我們的機遇(2)1.2 一種新的電路設計和實現方法——進化硬件(8)1.3 從8/16位機到32位機的系統設計(13)1.4 混合SoC設計(18)1.5 AT24系列存儲器數據串并轉換接口的IP核設計(23)1.6 低能耗嵌...
上傳時間: 2013-12-04
上傳用戶:vmznxbc
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規??删幊踢壿嬈骷?FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-06-05
上傳用戶:wys0120
資源簡介:基于VHDL語言的高精度頻率計的設計,已通過實驗測試
上傳時間: 2015-05-24
上傳用戶:zhangjinzj
資源簡介:基于VHDL 的數字頻率計的設計源程序及工程文件,已在實驗箱上實現
上傳時間: 2014-01-23
上傳用戶:moerwang