在國家重大科學工程HIRFL-CSR的CSR控制系統中,需要高速數據獲取和處理系統。該系統通常采用存儲器作為數據緩沖存儲。同步動態隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所以采用目前很為流行的EDA技術,選擇可編程邏輯器件中廣泛使用的現場可編程門陣列FPGA,使用硬件描述語言VHDL,遵循先進的自頂向下的設計思想實現對SDRAM控制器的設計。 論文引言部分簡單介紹了CSR控制系統,指出論文的課題來源與實際意義。第二章首先介紹了存儲器的概況與性能指標,其次較為詳細介紹了動態存儲器DRAM的基本時序,最后對同步動態隨機存儲器SDRAM進行詳盡論述,包括性能、特點、結構以及最為重要的一些操作和時序。第三、四章分別論述本課題的SDRAM控制器硬件與軟件設計,重點介紹了具體芯片與FPGA設計技術。第五章為該SDRAM控制器在CsR控制系統中的一個經典應用,即同步事例處理器。最后對FPGA技術進行總結與展望。 本論文完整論述了控制器的設計原理和具體實現。從測試的結果來看,本控制器無論從結構上,還是軟硬件上設計均滿足了工程實際要求。
資源簡介:基于FPGA的智能控制器設計及測試方法研究
上傳時間: 2013-08-08
上傳用戶:aa7821634
資源簡介:基于FPGA的智能控制器設計及測試方法研究
上傳時間: 2014-01-20
上傳用戶:zgu489
資源簡介:該文檔為基于FPGA的DDR3SDRAM控制器設計及實現簡介資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-11-08
上傳用戶:
資源簡介:該文檔為基于FPGA的DDR3SDRAM控制器設計及實現總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-03-31
上傳用戶:zhanglei193
資源簡介:在國家重大科學工程HIRFL-CSR的CSR控制系統中,需要高速數據獲取和處理系統。該系統通常采用存儲器作為數據緩沖存儲。同步動態隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所...
上傳時間: 2013-07-19
上傳用戶:dct灬fdc
資源簡介:在國家重大科學工程HIRFL-CSR的CSR控制系統中,需要高速數據獲取和處理系統。該系統通常采用存儲器作為數據緩沖存儲。同步動態隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優勢成為最佳選擇。但是SDRAM卻具有復雜的時序,為了降低成本,所...
上傳時間: 2013-07-11
上傳用戶:hasan2015
資源簡介:根據無人機系統的控制特點,提出了一種基于FPGA的無人機控制器設計方案,并完成了該方案的軟硬件設計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發送等功能模塊集成到FPGA內部,簡化了控制器硬件結構。實際應用表明,該無人機控制器具有指令群...
上傳時間: 2013-11-24
上傳用戶:南國時代
資源簡介:基于FPGA的SDRAM控制器的設計和實現,還比較好勒.
上傳時間: 2016-05-08
上傳用戶:jqy_china
資源簡介:該文檔為基于FPGA的SDRAM控制器的設計與實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-23
上傳用戶:
資源簡介:使用Verilog實現基于FPGA的SDRAM控制器
上傳時間: 2013-08-08
上傳用戶:litianchu
資源簡介:基于FPGA的PID控制器設計研究,適合用FPGA開發控制系統的專業人員參考
上傳時間: 2013-08-15
上傳用戶:xlcky
資源簡介:根據無人機系統的控制特點,提出了一種基于FPGA的無人機控制器設計方案,并完成了該方案的軟硬件設計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發送等功能模塊集成到FPGA內部,簡化了控制器硬件結構。實際應用表明,該無人機控制器具有指令群...
上傳時間: 2013-10-30
上傳用戶:jiahao131
資源簡介:基于FPGA的VGA控制器設計。對外支持普通VGA接口,以600×480的分辨率和60Hz掃描率為例。對內支持NIOSII軟核接口。
上傳時間: 2014-01-08
上傳用戶:標點符號
資源簡介:基于Matlabsimulink的系統仿真設計及應用的函數文件代碼
上傳時間: 2015-10-22
上傳用戶:宋桃子
資源簡介:基于FPGA的PID控制器設計研究,適合用FPGA開發控制系統的專業人員參考
上傳時間: 2016-12-20
上傳用戶:Thuan
資源簡介:這個是一個基于FPGA的SDRAM控制器系統,實現對SDRAM的讀寫操作,用來實現時序的控制
上傳時間: 2014-01-20
上傳用戶:yuzsu
資源簡介:使用Verilog實現基于FPGA的SDRAM控制器
上傳時間: 2014-01-02
上傳用戶:changeboy
資源簡介:基于FPGA的SDRAM控制器Verilog代碼,開發環境為Quartus6.1,控制SDRAM實現對同一片地址先寫后讀。
上傳時間: 2013-12-20
上傳用戶:xieguodong1234
資源簡介:基于FPGA的DDR控制器設計這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2021-12-27
上傳用戶:
資源簡介:該文檔為基于FPGA的FLASH控制器系統設計及實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-23
上傳用戶:
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-06-12
上傳用戶:mqien
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-04-24
上傳用戶:rockjablew
資源簡介:基于Xilinx FPGA的機電系統智能控制器設計及應用
上傳時間: 2013-07-26
上傳用戶:change0329
資源簡介:原版的外文書,基于FPGA的SDRAM設計,相信大家都會感興趣!
上傳時間: 2013-08-19
上傳用戶:heart_2007
資源簡介:隨著電子技術和信息技術的發展,可編程邏輯器件的應用領域越來越寬。可編程SoC設計已成為SoC設計的新方法。論文介紹了可編程邏輯器件的設計方法和開發技術,并用硬件描述語言和FPGA/CPLD設計技術,探索和研究了基于FPGA的RISCMCU的設計與實現過程。 論文參照...
上傳時間: 2013-07-16
上傳用戶:熊少鋒
資源簡介:基于FPGA的嵌入式系統設計。相對FPGA的迅速發展及盛行,基于此類技術的嵌入式軟件系統開發必不可少,頂上去。
上傳時間: 2013-08-27
上傳用戶:萍水相逢
資源簡介:通過設計基于CPLD 的SDRAM 控制器接口,可以在STM系列、ARM系列、STC系列等單片機和DSP等微處理器的外部連接SDRAM,增加系統的存儲空間。
上傳時間: 2013-11-14
上傳用戶:feifei0302
資源簡介:基于Matlab simulink的系統仿真設計及應用的函數文件代碼
上傳時間: 2015-10-19
上傳用戶:894898248
資源簡介:基于FPGA的嵌入式系統設計。相對FPGA的迅速發展及盛行,基于此類技術的嵌入式軟件系統開發必不可少,頂上去。
上傳時間: 2016-02-13
上傳用戶:Yukiseop
資源簡介:基于嵌入式LINUX的6963LCD控制器驅動及應用程序源碼。
上傳時間: 2016-04-13
上傳用戶:qiaoyue