亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 高速實時數據采集系統的設計與實現

高速實時數據采集系統的設計與實現

  • 資源大小:2432 K
  • 上傳時間: 2013-06-24
  • 上傳用戶:apple_shanghai
  • 資源積分:2 下載積分
  • 標      簽: 高速實時數 采集系統

資 源 簡 介

數據采集處理技術是現代信號處理的基礎,廣泛應用于雷達、聲納、軟件無線電、瞬態信號測試等領域。隨著信息科學的飛速發展,人們面臨的信號處理任務越來越繁重,對數據采集處理系統的要求也越來越高。近年來FPGA由于其設計靈活性、更強的適應性及可重構性,結合SDRAM的高速、大容量、價格優勢,在設計高速實時數據采集系統時受到了廣泛的關注。 本課題重點研究了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計與實現技術,為需要大容量存儲器的系統設計提供了新的思路。在深入研究了DDR2-SDRAM器件的基本構造與工作原理的基礎上,結合成熟的商業化IP核,提出了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計方案,并從總體設計構想到各邏輯細節實現都進行了詳細描述。根據DDR2-SDRAM的特點,選擇合適的內存調度方案,采用Verilog HDL語言設計實現了該高速實時數據采集系統,并對系統功能進行驗證與分析,結果表明本設計完全能夠滿足系統的性能指標。

相 關 資 源

主站蜘蛛池模板: 郁南县| 沾益县| 玉屏| 云林县| 凌源市| 南乐县| 宁蒗| 子洲县| 永泰县| 临泽县| 丽江市| 长治县| 西平县| 黔西| 铅山县| 达孜县| 阿勒泰市| 澄迈县| 长丰县| 资中县| 枣强县| 玛沁县| 定襄县| 朝阳县| 彭阳县| 辽宁省| 嘉兴市| 怀仁县| 普洱| 江西省| 彭水| 崇义县| 连南| 广丰县| 固安县| 苍梧县| 安阳县| 偏关县| 繁峙县| 会泽县| 四会市|