用ASM原理做二進(jìn)位8-BIT乘法的乘法器,內(nèi)附範(fàn)例的輸入檔。
資源簡介:用ASM原理做二進(jìn)位8-BIT乘法的乘法器,內(nèi)附範(fàn)例的輸入檔。
上傳時間: 2017-07-26
上傳用戶:semi1981
資源簡介:用ASM原理做二進(jìn)位3-BIT乘法的乘法器,內(nèi)附範(fàn)例的輸入檔。
上傳時間: 2014-12-07
上傳用戶:yyyyyyyyyy
資源簡介:一種可以完成16位有符號/無符號二進(jìn)制數(shù)乘法的乘法器。該乘法器采用了改進(jìn)的Booth算法,簡化了部分積的符號擴展,采用Wallace樹和超前進(jìn)位加法器來進(jìn)一步提高電路的運算速度。本乘法器可以作為嵌入式CPU內(nèi)核的乘法單元,整個設(shè)計用VHDL語言實現(xiàn)。
上傳時間: 2013-12-23
上傳用戶:skfreeman
資源簡介:設(shè)計一種可以實現(xiàn)16位有符號_無符號二進(jìn)制數(shù)乘法的乘法器,適合感興趣的學(xué)習(xí)者學(xué)習(xí).
上傳時間: 2022-04-27
上傳用戶:
資源簡介:為了下載只好把 無聊的十進(jìn)位轉(zhuǎn)二進(jìn)位上傳
上傳時間: 2013-12-25
上傳用戶:1079836864
資源簡介:二進(jìn)位的補數(shù)產(chǎn)生器,將輸入的數(shù)0 1交換再加1,內(nèi)附範(fàn)例的輸入檔。
上傳時間: 2013-12-17
上傳用戶:ZJX5201314
資源簡介:用VHDL語言編寫的三位二進(jìn)制的乘法器,其原理是每位相乘后再錯位相加
上傳時間: 2014-08-31
上傳用戶:66666
資源簡介:8*8乘法器及其測試:采用booth編碼的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在這里主要起了兩個作用:第一個是在求部分積單元時,當(dāng)編碼為3x時用來輸出部分積;另外一個是在將部分積加起來時,求3到6位時所用到。 2. ultiplier_quick_add_5...
上傳時間: 2016-07-12
上傳用戶:zhaiye
資源簡介:用地理信息系統(tǒng)二次開發(fā)組件mapx完成的多項操作的實例程序
上傳時間: 2015-05-16
上傳用戶:sxdtlqqjl
資源簡介:該源碼實現(xiàn)了一個8*8位的乘法器,在實現(xiàn)的過程中用到了宏單元
上傳時間: 2013-12-28
上傳用戶:bakdesec
資源簡介:10位8段LED的掃描顯示程序,可以實現(xiàn)10位數(shù)的顯示。
上傳時間: 2014-01-14
上傳用戶:牛津鞋
資源簡介:這是一個用multisim編寫的用8421BCD碼表示的兩個一位十進(jìn)制數(shù)相加的加法器
上傳時間: 2016-09-17
上傳用戶:kelimu
資源簡介:用impulse c編寫的18x18位的乘法器。
上傳時間: 2014-01-14
上傳用戶:jiahao131
資源簡介:用C語言實現(xiàn)的乘法器
上傳時間: 2013-12-08
上傳用戶:moerwang
資源簡介:嵌入式系統(tǒng)的乘法器試驗報告 包括源代碼 用VHDl語言編寫
上傳時間: 2013-12-26
上傳用戶:wang5829
資源簡介:這個是用vhdl編寫的乘法器,僅僅供大家參考
上傳時間: 2015-05-06
上傳用戶:我們的船長
資源簡介:一個用VerilogHDL語言編寫的8X8的乘法器
上傳時間: 2015-07-22
上傳用戶:teddysha
資源簡介:一個用VHDL語言編寫的乘法器程序,望大家多多支持啊。
上傳時間: 2015-12-09
上傳用戶:hewenzhi
資源簡介:本程序是11位帶符號位的乘法器,其中最高位為符號位(sign),中間7位是指數(shù)部分(Exponent),最后3位是尾數(shù)(Matissa)。表示數(shù)據(jù)的范圍是-2^-63-----+2^64.該工程文件有完整的程序,以及波形,驗證正確。
上傳時間: 2013-12-31
上傳用戶:大三三
資源簡介:用spice描述的8x8改進(jìn)Booth碼加wallance壓縮的乘法器,并且進(jìn)行了優(yōu)化,時間性能相當(dāng)高
上傳時間: 2013-12-21
上傳用戶:lmeeworm
資源簡介:這是一個用vhdl硬件描述語言實現(xiàn)的乘法器而不是多路選擇器
上傳時間: 2013-12-31
上傳用戶:songyue1991
資源簡介:一個基于VerilogHDL語言的16位的booth算法的乘法器及其測試代碼
上傳時間: 2014-01-18
上傳用戶:從此走出陰霾
資源簡介:在硬體上將十進(jìn)制轉(zhuǎn)二進(jìn)制,不需要使用加法器的運算方式,大大減少運算的時間。
上傳時間: 2013-12-19
上傳用戶:變形金剛
資源簡介:這個是用VERILOG做的一個8位功能很弱的CPU
上傳時間: 2014-11-23
上傳用戶:wangchong
資源簡介:MSP430系列超低功耗16位單片機原理與應(yīng)用TI公司的MSP430系列微控制器是一個近期推出的單片機品種。它在超低功耗和功能集成上都有一定的特色,尤其適合應(yīng)用在自動信號采集系統(tǒng)、液晶顯示智能化儀器、電池供電便攜式裝置、超長時間連續(xù)工作設(shè)備等領(lǐng)域。《MSP430...
上傳時間: 2014-05-07
上傳用戶:lwq11
資源簡介:這里給出的源代碼huffman.zip用8種不同的方式實現(xiàn)了Huffman編碼算法。這些代碼意在演示不同Huffman算法的實現(xiàn)原理,比較算法執(zhí)行效率的差別,但并沒有針對實際應(yīng)用環(huán)境的需求,做更多的空間或效率優(yōu)化。所有代碼以C++語言編寫,為了更容易地實現(xiàn)各種數(shù)據(jù)結(jié)構(gòu)...
上傳時間: 2013-12-26
上傳用戶:zm7516678
資源簡介:離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標(biāo)準(zhǔn)所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應(yīng)用中需要采用硬件設(shè)計的DCT/IDCT處理電路來滿足我...
上傳時間: 2013-07-14
上傳用戶:3291976780
資源簡介:用Mega32+VS1003做的MP3(FAT32文件系統(tǒng)瀏覽)——PCB原理圖
上傳時間: 2013-12-19
上傳用戶:simonpeng
資源簡介:用匯編語言編寫的6位8段數(shù)碼管顯示程序與MS-51單片機實驗系統(tǒng)配合使用
上傳時間: 2015-03-22
上傳用戶:時代電子小智
資源簡介:用ASM語言編寫的二十進(jìn)制轉(zhuǎn)換代碼.有價值
上傳時間: 2013-12-19
上傳用戶:王小奇