8位加法器VHDL 8位加法器VHDL 8位加法器VHDL
資源簡(jiǎn)介:這是我最近買的一套CPLD開(kāi)發(fā)板VHDL源程序并附上開(kāi)發(fā)板的原理圖,希望對(duì)你是一個(gè)很好的幫助!其中內(nèi)容為:8位優(yōu)先編碼器,乘法器,多路選擇器,二進(jìn)制轉(zhuǎn)BCD碼,加法器,減法器,簡(jiǎn)單狀態(tài)機(jī),四位比較器,7段數(shù)碼管,i2c總線,lcd液晶顯示,撥碼開(kāi)關(guān),串口,蜂鳴器,矩陣鍵盤(pán),跑...
上傳時(shí)間: 2015-07-23
上傳用戶:李夢(mèng)晗
資源簡(jiǎn)介:本程序是利用兩個(gè)4位二進(jìn)制并行加法器通過(guò)級(jí)聯(lián)方式構(gòu)成一個(gè)8位加法器。
上傳時(shí)間: 2014-11-29
上傳用戶:270189020
資源簡(jiǎn)介:軟件的使用程序并附上開(kāi)發(fā)板的原理圖,希望對(duì)你是一個(gè)很好的幫助!其中內(nèi)容為:8位優(yōu)先編碼器,乘法器,多路選擇器,二進(jìn)制轉(zhuǎn)BCD碼,加法器,減法器,簡(jiǎn)單狀態(tài)機(jī),
上傳時(shí)間: 2014-01-05
上傳用戶:xzt
資源簡(jiǎn)介:用一位全加器組成四位全加器. 所用語(yǔ)言是Verilog HDL. 主要用在加法器的設(shè)計(jì)中。
上傳時(shí)間: 2015-05-02
上傳用戶:zukfu
資源簡(jiǎn)介:VHDL的44個(gè)實(shí)例 包括:8位相等比較器、步進(jìn)電機(jī)控制器、移位寄存器等
上傳時(shí)間: 2013-12-13
上傳用戶:lizhen9880
資源簡(jiǎn)介:VHDL語(yǔ)言的100個(gè)例子 VHDL語(yǔ)言100例 第1例 帶控制端口的加法器 第2例 無(wú)控制端口的加法器 第3例 乘法器 第4例 比較器 第5例 二路選擇器 第6例 寄存器 第7例 移位寄存器 第8例 綜合單元庫(kù) 第9例 七值邏輯與基本數(shù)據(jù)類型 第10例 函數(shù)
上傳時(shí)間: 2013-12-13
上傳用戶:古谷仁美
資源簡(jiǎn)介:用VHDL語(yǔ)言設(shè)計(jì)CPU中的一部分:加法器的設(shè)計(jì),包括多種加法器的設(shè)計(jì)方法!內(nèi)容為英文
上傳時(shí)間: 2015-06-11
上傳用戶:xiaohuanhuan
資源簡(jiǎn)介:數(shù)字電壓表 AD芯片: 采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V ● 有兩個(gè)可供選擇的模擬輸入通道 顯示: 使用三個(gè)數(shù)碼管。 顯示范圍: 0.00 - 5.10 (單位...
上傳時(shí)間: 2015-06-18
上傳用戶:fandeshun
資源簡(jiǎn)介:DAC1230是一個(gè)12位的模數(shù)轉(zhuǎn)換的芯片!而使用時(shí)候是在8位的單片機(jī)上運(yùn)行,所以需要注意高四位和低八位的寫(xiě)入時(shí)序
上傳時(shí)間: 2013-12-23
上傳用戶:pinksun9
資源簡(jiǎn)介:設(shè)計(jì)題目:8位數(shù)字搶答器的設(shè)計(jì)設(shè)計(jì)題目:8位數(shù)字搶答器的設(shè)計(jì)
上傳時(shí)間: 2016-01-30
上傳用戶:asdkin
資源簡(jiǎn)介:無(wú)線鍵盤(pán)的四個(gè)譯碼輸出口從低到高依次對(duì)應(yīng)于P1口的低四位 下面是無(wú)線鍵盤(pán)的鍵值分布 8 4 2 1 碼輸出; 返回的直接就是鍵值 (很好用)
上傳時(shí)間: 2016-03-09
上傳用戶:agent
資源簡(jiǎn)介:采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V
上傳時(shí)間: 2016-05-21
上傳用戶:evil
資源簡(jiǎn)介:數(shù)字電壓表 AD芯片: 采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V ● 有兩個(gè)可供選擇的模擬輸入通道 顯示: 使用三個(gè)數(shù)碼管。 顯示范圍: 0.00 - 5.10 (單位...
上傳時(shí)間: 2016-06-21
上傳用戶:zhangliming420
資源簡(jiǎn)介:數(shù)字電壓表 AD芯片: 采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V ● 有兩個(gè)可供選擇的模擬輸入通道 顯示: 使用三個(gè)數(shù)碼管。 顯示范圍: 0.00 - 5.10 (單位...
上傳時(shí)間: 2016-06-21
上傳用戶:懶龍1988
資源簡(jiǎn)介:數(shù)字電壓表 AD芯片: 采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V ● 有兩個(gè)可供選擇的模擬輸入通道 顯示: 使用P0口的數(shù)碼管顯示轉(zhuǎn)換值。 顯示范圍: 0.00 -...
上傳時(shí)間: 2013-12-05
上傳用戶:dreamboy36
資源簡(jiǎn)介:數(shù)字電壓表 AD芯片: 采用8位串行A/D轉(zhuǎn)換器ADC0832。 ● 8位分辨率,逐次逼近型,基準(zhǔn)電壓為 5V ● 5V單電源供電 ● 輸入模擬信號(hào)電壓范圍為 0~5V ● 有兩個(gè)可供選擇的模擬輸入通道
上傳時(shí)間: 2016-09-30
上傳用戶:jiahao131
資源簡(jiǎn)介:Windows環(huán)境下32位匯編語(yǔ)言程序設(shè)計(jì)配套書(shū)源碼第8章
上傳時(shí)間: 2017-06-30
上傳用戶:牛津鞋
資源簡(jiǎn)介:AVR單片機(jī)內(nèi)部AD變換 AVR內(nèi)部ADC轉(zhuǎn)換原理: AVR單片機(jī)內(nèi)部的ADC轉(zhuǎn)換為10位逐次逼近型ADC。ADC與一個(gè)8通道的模擬多路復(fù)用器連接,能對(duì)來(lái)自端口A 的8 路單端輸入模擬電壓進(jìn)行采樣。單端電壓輸入以0V (GND) 為基準(zhǔn)。器件還支持16 路差分電壓輸入組合。
上傳時(shí)間: 2017-07-09
上傳用戶:6546544
資源簡(jiǎn)介:用VHDL語(yǔ)言編寫(xiě)的兩個(gè)四位二進(jìn)制數(shù)相減,其結(jié)果會(huì)出現(xiàn)進(jìn)位
上傳時(shí)間: 2015-08-25
上傳用戶:daoxiang126
資源簡(jiǎn)介:SPI串口的內(nèi)核實(shí)現(xiàn)(VHDL),可以用qII等軟件直接加到FPGA或者CPLD里面.
上傳時(shí)間: 2014-01-04
上傳用戶:569342831
資源簡(jiǎn)介:基于fpga和sopc的用VHDL語(yǔ)言編寫(xiě)的EDA的32位Nios CPU嵌入式系統(tǒng)軟硬件設(shè)計(jì)
上傳時(shí)間: 2016-02-04
上傳用戶:梧桐
資源簡(jiǎn)介:基于fpga和sopc的用VHDL語(yǔ)言編寫(xiě)的EDA的32位Nios CPU嵌入式系統(tǒng)及其DMA設(shè)計(jì)俄羅斯方塊游戲機(jī)
上傳時(shí)間: 2013-12-09
上傳用戶:GHF
資源簡(jiǎn)介:A/D采樣控制模塊設(shè)計(jì) A/D采樣控制模塊負(fù)責(zé)控制外部ADC0809芯片多路模擬輸入量的選通以及實(shí)現(xiàn)對(duì)A/D采樣過(guò)程的合理控制。此部分的設(shè)計(jì)根據(jù)《EDA技術(shù)與VHDL》P211——P212的例8-2編寫(xiě),所不同的是這里將書(shū)中“ADDA<=1”的賦值語(yǔ)句改為“ADDA <=EN”,EN是所設(shè)...
上傳時(shí)間: 2013-12-21
上傳用戶:fxf126@126.com
資源簡(jiǎn)介:里面有四個(gè)VHDL源程序 分別為狀態(tài)機(jī) 三位表決器 和交通燈 優(yōu)先編碼器
上傳時(shí)間: 2013-12-21
上傳用戶:SimonQQ
資源簡(jiǎn)介:利用VHDL編寫(xiě)的一個(gè)簡(jiǎn)單的16位計(jì)數(shù)器
上傳時(shí)間: 2017-06-27
上傳用戶:zuozuo1215
資源簡(jiǎn)介:用VHDL語(yǔ)用實(shí)現(xiàn)簡(jiǎn)單的16位cpu功能
上傳時(shí)間: 2014-11-07
上傳用戶:lz4v4
資源簡(jiǎn)介:六十進(jìn)制計(jì)數(shù)器.電子萬(wàn)年歷是計(jì)數(shù)器的應(yīng)用之一.年由月的十二進(jìn)制計(jì)數(shù)器進(jìn)位+1得到.月是日的三十進(jìn)制計(jì)數(shù)器進(jìn)位+1得到.日是小時(shí)的二十四進(jìn)制計(jì)數(shù)器進(jìn)位+1得到.小時(shí)是分的六十進(jìn)制計(jì)數(shù)器進(jìn)位+1得到.分是秒的六十進(jìn)制計(jì)數(shù)器進(jìn)位+1得到.本程序基于VHDL.其開(kāi)發(fā)環(huán)境...
上傳時(shí)間: 2014-11-29
上傳用戶:13215175592
資源簡(jiǎn)介:五筆練習(xí) for Linux V0.6.8 ( SDL版 )五筆練習(xí) for Linux V0.6.8 是一個(gè)免費(fèi)軟件, 提供源代碼,你可以根據(jù)通用公共許可證的條款使用和修改它。系統(tǒng)需求: 安裝有SDL、SDL-devel 以及SDL_mixer SDL_mixer-devel庫(kù)的1.2.x版本。
上傳時(shí)間: 2013-12-25
上傳用戶:agent
資源簡(jiǎn)介:本函數(shù)實(shí)現(xiàn)對(duì)16位位深醫(yī)學(xué)灰度圖像的窗寬窗位調(diào)節(jié)
上傳時(shí)間: 2013-12-26
上傳用戶:maizezhen
資源簡(jiǎn)介:怎樣在FLASH中處理多張位圖呢?本例特效將多張位圖相互連接成環(huán)狀,并隨著鼠標(biāo)的移動(dòng),位圖左右轉(zhuǎn)動(dòng),形成3D效果
上傳時(shí)間: 2015-06-05
上傳用戶:三人用菜